发明名称 基于LVDS接口的双FPGA雷达回波处理装置
摘要 本实用新型公开了一种基于LVDS接口的双FPGA雷达回波处理装置,包括AD转换器、DA转换器、第一FPGA处理单元及第二FPGA处理单元;第一FPGA处理单元包括中频下变频及第一雷达目标仿真处理模块、TX控制逻辑模块及串行器;第二FPGA处理单元包括解串器、RX控制逻辑模块及中频上变频及第二雷达目标仿真处理模块;AD转换器的输出与中频下变频及第一雷达目标仿真处理模块的输入连接,DA转换器的输入与中频下变频及第二雷达目标仿真处理模块的输出连接,串行器的输出通过LVDS的多组数据线与解串器输入连接,RX控制逻辑模块的状态端输出与TX控制逻辑模块的状态端输入连接,接收RX控制逻辑模块状态。本实用新型可在不同FPGA中实现不同数据处理功能,减少了系统成本及复杂度。
申请公布号 CN203084188U 申请公布日期 2013.07.24
申请号 CN201220742761.0 申请日期 2012.12.28
申请人 北京华清瑞达科技有限公司 发明人 朱骏;孙亚光;熊兴见
分类号 G01S7/41(2006.01)I 主分类号 G01S7/41(2006.01)I
代理机构 北京商专永信知识产权代理事务所(普通合伙) 11400 代理人 方挺;葛强
主权项 基于LVDS接口的双FPGA雷达回波处理装置,其特征在于,包括:AD转换器、DA转换器、第一FPGA处理单元及第二FPGA处理单元;所述第一FPGA处理单元包括:中频下变频及第一雷达目标仿真处理模块、TX控制逻辑模块及串行器;所述第二FPGA处理单元包括:解串器、RX控制逻辑模块及中频上变频及第二雷达目标仿真处理模块;所述AD转换器的输出与所述中频下变频及第一雷达目标仿真处理模块的输入连接,所述DA转换器的输入与所述中频下变频及第二雷达目标仿真处理模块的输出连接,所述串行器的输出通过所述LVDS的多组数据线与所述解串器输入连接,所述RX控制逻辑模块的状态端输出与所述TX控制逻辑模块的状态端输入连接,接收所述RX控制逻辑模块状态。
地址 100085 北京市海淀区学清路九号汇智大厦B座1102室
您可能感兴趣的专利