发明名称 带谐波失真自检功能的高阶Σ-Δ闭环加速度计接口电路
摘要 带谐波失真自检功能的高阶Σ-Δ闭环加速度计接口电路,属于MEMS惯性器件领域,本发明为解决目前的加速度计接口电路自检功能主要实现模拟输出的加速度计接口电路的自检测,而无法实现直接数字输出的闭环高阶Σ-Δ加速度计接口电路谐波失真自检测的问题。本发明包括加速度计敏感结构、电荷电压转换器、前级放大器、相关双采样与采样保持单元、相位补偿器、自检测单元、第一级积分器、第二级积分器、求和单元、第三级积分器和比较器,通过自检测单元的开关选择工作状态。当处于自检测状态时,自检测单元输出等效的加速度信号,实现自检测功能。当处于检测外界加速度信号的工作状态时,质量块偏离平衡位置,输出电荷信号,实现检测外界加速度信号功能。
申请公布号 CN103178828A 申请公布日期 2013.06.26
申请号 CN201310083673.3 申请日期 2013.03.16
申请人 哈尔滨工业大学 发明人 刘晓为;徐宏林;尹亮;周佳骏;付强;吕炳均;刘亮
分类号 H03K19/0175(2006.01)I;G01P15/00(2006.01)I 主分类号 H03K19/0175(2006.01)I
代理机构 代理人
主权项 带谐波失真自检功能的高阶Σ‑Δ闭环加速度计接口电路,其特征在于,它包括加速度计敏感结构(100)、电荷电压转换器(101)、前级放大器(102)、相关双采样与采样保持单元(103)、相位补偿器(104)、自检测单元(105)、第一级积分器(106)、第二级积分器(107)、求和单元(108)、第三级积分器(109)和比较器(110),加速度计敏感结构(100)的等效加速度信号输出端与电荷电压转换器(101)的输入端相连;电荷电压转换器(101)的输出端与前级放大器(102)的输入端相连;前级放大器(102)的输出端与相关双采样与采样保持单元(103)的输入端相连;相关双采样与采样保持单元(103)的输出端与相位补偿器(104)的输入端相连;相位补偿器(104)的输出端、自检测单元(105)的输出端分别与第一级积分器(106)的两个输入端相连;第一级积分器(106)的输出端与第二级积分器(107)的输入端相连;相位补偿器(104)的输出端、第一级积分器(106)的输出端、第二级积分器(107)的输出端分别与求和单元(108)的三个输入端相连;求和单元(108)的输出端与第三级积分器(109)的输入端相连;第三级积分器(109)的输出端与比较器(110)的输入端相连;比较器(110)的输出端分别与加速度计敏感结构(100)、第一级积分器(106)、第二级积分器(107)、第三级积分器(109)的反馈端相连;比较器(110)的输出端输出位流信号。
地址 150000 黑龙江省哈尔滨市南岗区西大直街92号