发明名称 |
一种存储器阵列结构 |
摘要 |
本发明提供一种存储器阵列结构,包括若干存储阵列和若干设置于相邻两个存储阵列之间的中间灵敏放大器阵列;相邻两个存储阵列之间设置一个中间灵敏放大器阵列;所述若干存储阵列包括两个边界存储阵列,所述两个边界存储阵列各连接有一个边界灵敏放大器阵列;所述边界灵敏放大器阵列中的每一灵敏放大器连接对应边界储存阵列中的两个位线。本发明通过在边界存储阵列旁设置边界灵敏放大器阵列,连接边界存储阵列中冗余存储单元的位线,可以有效的使用一半的冗余存储单元,提高了存储单元的使用率;该等单元可以用于提供额外的随机存储器或只读存储器,这些存储器可以用来存储各种芯片中所需的配置信息和自修复所需的信息或者测试芯片时所需信息等。 |
申请公布号 |
CN103177751A |
申请公布日期 |
2013.06.26 |
申请号 |
CN201310098114.X |
申请日期 |
2013.03.25 |
申请人 |
西安华芯半导体有限公司 |
发明人 |
郝福亨;亚历山大;俞冰 |
分类号 |
G11C7/18(2006.01)I;G11C7/06(2006.01)I |
主分类号 |
G11C7/18(2006.01)I |
代理机构 |
西安西交通盛知识产权代理有限责任公司 61217 |
代理人 |
田洲 |
主权项 |
一种存储器阵列结构,其特征在于,包括若干存储阵列和若干设置于相邻两个存储阵列之间的中间灵敏放大器阵列;相邻两个存储阵列之间设置一个中间灵敏放大器阵列;所述若干存储阵列包括两个边界存储阵列,所述两个边界存储阵列各连接有一个边界灵敏放大器阵列;所述边界灵敏放大器阵列中的每一灵敏放大器连接对应边界储存阵列中的两个位线。 |
地址 |
710055 陕西省西安市高新6路38号腾飞创新中心A座4层 |