发明名称 IRIG-B AC码的自动判相增益器
摘要 本实用新型涉及一种IRIG-B AC码的自动判相增益器,用于时间统一系统的交流信号解调的实现。变压器次级绕组中间抽头接模拟地AGND,在电路中加入二极管D1~D4显示方便测试;在绕组两端得到极性相反、幅值相等的信号,再经过X9313在FPGA输入控制信号/INC、U/D下完成阻值的调整,进而调整放大器U1的增益倍数在U1A/U1B的输出端口1、7脚输出ACC1、ACC2信号。同时将IA0、IA1加入高速比较器的两个输入端,完成过零比较输出1kHz的方波信号A1KC0。有益效果是:扩大了AC码的解码范围,提高了解调的精度和可靠性。
申请公布号 CN202978820U 申请公布日期 2013.06.05
申请号 CN201220662679.7 申请日期 2012.12.05
申请人 天津光电通信技术有限公司 发明人 李柬;李羚梅;张鹏泉;马彪;范玉进;褚孝鹏;郝帅龙;夏爽;赵维兵
分类号 H03D1/02(2006.01)I 主分类号 H03D1/02(2006.01)I
代理机构 天津中环专利商标代理有限公司 12105 代理人 胡京生
主权项 一种IRIG‑B AC码的自动判相增益器,其特征在于:包括设置在壳体内的自动判相增益器电路,所述自动判相增益器电路连接为,变压器T1初级绕圈的1脚、2脚与电阻R1并联,电阻R1的一端接AC码差分信号INCO,电阻R1的另一端接AC码差分信号INC1,变压器T1次级绕圈中间抽头4脚接电阻R3、电容C1的一端及模拟地AGND,电阻R3的另一端接放大器U1A的3脚,变压器T1次级绕圈3脚一路通过电阻R2接数字电位器U10的3脚、电阻R4、电容C2的一端及放大器U1A的2脚,另一路接电阻R10的一端及电容C1的另一端,电阻R10的另一端接比较器U2的1脚,变压器T1次级绕圈5脚通过电阻R11接比较器U2的2脚,比较器U2的3脚、5脚接地AGN,4脚接电容C4的一端及地AGN,电容C4的另一端接比较器U2的8脚、电阻R13的一端,电阻R13的另一端接+3.3V电源,比较器U2的6脚通过电阻R12获得AC码同步正相信号AIKCO,数字电位器U10的4脚、7脚通过电容C28接数字电位器U10的8脚及电阻R43的一端,数字电位器U10的5脚、6脚接电阻R4和电容C2的另一端、电阻R5、电阻R8的一端及放大器U1A的1脚,电阻R8的另一端接二极管D1的正极、二极管D2的负极并输出信号ACC1,二极管D1的负极接+3.3V电源,二极管D2的正极接模拟地AGND,电阻R5的另一端接电阻R7、电容C3的一端及放大器U1B的6脚,电阻R7、电容C3的另一端、电阻R9的一端及放大器U1B的7脚,电阻R9的另一端接二极管D3的正极、二极管D4的负极并输出信号ACC2,二极管D3的负极接+3.3V电源,二极管D4的正极接模拟地AGND,放大器U1B的5脚通过电阻R6接模拟地AGND。
地址 300211 天津市河西区泰山路六号