发明名称 DUAL BAND PHASE LOCKED LOOP CIRCUIT FOR REDUCING LAYOUT AREA
摘要 <p>레이아웃 면적을 저감하는 듀얼 밴드 위상 고정 루프 회로가 게시된다. 본 발명의 듀얼 밴드 위상 고정 루프 회로는 기준클락신호와 피드백 신호의 위상 및 주파수를 비교하며, 비교된 결과에 따른 전압레벨을 가지는 제어전압을 발생하는 제어전압 발생블락; 상기 제어전압의 전압에 의해 결정되는 제1 주파수 및 제2 주파수를 가지는 제1 위상 동기신호 및 제2 위상 동기신호를 발생하는 듀얼밴드 전압제어 발진기로서, 상기 제2 주파수는 상기 제1 주파수보다 큰 상기 듀얼밴드 전압제어 발진기; 주파수 선택신호에 따라, 상기 제1 위상 동기신호 및 제2 위상 동기신호 중의 선택되는 어느하나를 출력클락신호로 제공하는 스위칭 블락; 및 상기 주파수 선택신호에 관계없이, 상기 제1 위상 동기신호에 따른 신호를 분주하여 상기 피드백 신호를 발생하는 주파수 분주기를 구비한다. 본 발명의 듀얼 밴드 위상 고정 루프 회로에서는, 하나의 듀얼 밴드 전압 제어 발진기가 사용되며, 제공되는 출력클락신호의 주파수가 기준클락신호와 동일하거나, 2배로 조절될 수 있다. 또한, 본 발명의 듀얼 밴드 위상 고정 루프 회로에는, 아날로그 디바이더가 요구되지 않으므로, 레이아웃 면적 및 소모전력이 현저히 감소된다.</p>
申请公布号 KR101270098(B1) 申请公布日期 2013.05.31
申请号 KR20110113694 申请日期 2011.11.03
申请人 发明人
分类号 H03L7/08;H03L7/099 主分类号 H03L7/08
代理机构 代理人
主权项
地址