发明名称 一种OLED像素驱动电路
摘要 本发明公开了一种OLED像素驱动电路,其包括电路部分和驱动时序部分;所述电路部分包括第一开关晶体管,第二开关晶体管,第三开关晶体管,第四开关晶体管,驱动晶体管,第一电容,第二电容和有机发光二极管;所述驱动时序部分包括第一扫描线,第二扫描线,发光控制线和数据线;所述驱动电路的时序可分为补偿阶段、数据输入阶段和显示阶段。本发明OLED像素驱动电路不仅可以补偿驱动晶体管阈值电压(Vth)不均匀而且可以消除电源IR压降对AM-OLED显示均匀性影响,从而最大限度改善了AM-OLED的显示效果,提高了AM-OLED的显示效果和显示寿命,同时简化了像素电路驱动时序,改善了像素内部平面layout和抗干扰性能。
申请公布号 CN103077680A 申请公布日期 2013.05.01
申请号 CN201310009175.4 申请日期 2013.01.10
申请人 上海和辉光电有限公司 发明人 秦永亮;陈志宏;黄初旺
分类号 G09G3/32(2006.01)I 主分类号 G09G3/32(2006.01)I
代理机构 上海申新律师事务所 31272 代理人 竺路玲
主权项 一种OLED像素驱动电路,其特征在于:包括电路部分和驱动时序部分;所述电路部分包括第一开关晶体管(T1),第二开关晶体管(T2),第三开关晶体管(T3),第四开关晶体管(T4),驱动晶体管(T5),第一电容(C1),第二电容(C2)和有机发光二极管(OLED);所述第一开关晶体管(T1)的栅极接当前的第二扫描线(Gn),所述第一开关晶体管(T1)的第一电极接数据线(Dn),所述第一开关晶体管(T1)的第二电极与所述第二电容(C2)连接,所述第二电容(C2)的另一端连接所述驱动晶体管(T5)的栅极,所述驱动晶体管(T5)的第一电极接第一电源(ELVDD),所述驱动晶体管(T5)的第二电极接所述第四开关晶体管(T4)的第一电极,所述第四开关晶体管(T4)的第二电极接所述有机发光二极管(OLED)的阳极,栅极接发光控制线(EMn),所述有机发光二极管(OLED)的阴极接第二电源(ELVSS);在所述驱动晶体管(T5)的第一电极与栅极之间接第一电容(C1),所述第三开关晶体管(T3)的第二电极接所述驱动晶体管(T5)的栅极,所述第三开关晶体管(T3)的第一电极接所述驱动晶体管(T5)的第二电极,所述第三开关晶体管(T3)的栅极接第一扫描线(Gn‑1),所述第二开关晶体管(T2)的第一电极接参考电源(Vref),栅极接第一扫描线(Gn‑1),所述第二开关晶体管(T2)的第二电极接所述第一开关晶体管(T1)的第二电极;所述驱动时序部分包括第二扫描线(Gn),第一扫描线(Gn‑1), 发光控制线(EMn)和数据线(Dn);所述驱动的时序包括补偿阶段、数据输入阶段和显示阶段;在所述补偿阶段,所述第一扫描线(Gn‑1)上为低电平,所述发光控制线(EMn)上为高电平,所述第二扫描线(Gn)上为高点平,所述数据线(Dn)为低电平;在所述数据输入阶段,所述第一扫描线(Gn‑1)上为高电平,所述发光控制线(EMn)上为高电平,所述第二扫描线(Gn)上为低电平,所述数据线(Dn)为高电平;在所述显示阶段,所述第一扫描线(Gn‑1)上为高电平,所述发光控制线(EMn)上为低电平,所述第二扫描线(Gn)上为高电平,所述数据线(Dn)为低电平。
地址 201506 上海市金山区金山工业区大道100号1幢二楼208室