发明名称 一种基于FPGA的SFI4.1装置
摘要 本发明涉及一种基于FPGA的SFI4.1装置,该装置内用FPGA实现SFI4.1接口,通过SFI4.1接口分别连接FPGA器件与OTN系统中ASIC芯片,在ASIC芯片和FPGA器件上共用参考时钟REFCLK,且数据发送方向的发送时钟均直接采用参考时钟REFCLK,接收方向的接收时钟则直接采用随路时钟处理。本发明实现了高速源同步数据在FPGA器件内部的正确接收与发送,将OIF提出的串并行转换器与成帧器间并行接口(SFI4.1)采用FPGA器件的资源实现,便于在FPGA器件内部对采用SFI4.1传输的10G源同步并行总线信号进行处理,实际使用中增强了系统处理ODU2信号的灵活性,进一步满足了设备的实际要求,同时为今后的源同步接口设计提供技术积累。
申请公布号 CN101951313B 申请公布日期 2013.04.10
申请号 CN201010274971.7 申请日期 2010.09.08
申请人 烽火通信科技股份有限公司 发明人 钟永波;陈飞月
分类号 H04L7/04(2006.01)I;H04B10/25(2013.01)I 主分类号 H04L7/04(2006.01)I
代理机构 北京捷诚信通专利事务所(普通合伙) 11221 代理人 魏殿绅;庞炳良
主权项 一种基于FPGA的SFI4.1装置,其特征在于:该装置内用FPGA实现SFI4.1接口,通过SFI4.1接口分别连接FPGA器件与OTN系统中ASIC芯片,在ASIC芯片和FPGA器件上共用参考时钟REFCLK,且数据发送方向的发送时钟均直接采用参考时钟REFCLK,接收方向的接收时钟则直接采用随路时钟处理;所述用FPGA实现的SFI4.1接口包括源同步接口的发送方向模块和源同步接口的接收方向模块;所述源同步接口的发送方向模块,用于实现FPGA内部上一级处理模块输入的64路156.83Mb/s的并行数据到16路627.33Mb/s的并行差分数据输出的转换,同时发送出与数据随路的627.33M差分时钟;所述源同步接口的接收方向模块,通过动态的调整随路差分时钟CLOCK_RX_P、CLOCK_RX_N输入后的相位,采用高速串并转换器ISERDES实现外部输入的16路627.33Mb/s并行差分数据到64路156.83Mb/s并行数据的转换,得到经过源同步接收处理后的64路并行数据;FPGA内部上一级处理模块输入的64路并行数据DATA[63:0],通过16个输出串行器OSERDES输出16路并行数据:DATA_TX[15:0];然后通过16个增强型差分输出驱动器OBUFDS_LVDSEXT_25输出16路并行差分数据对:DATA_TX_P[15:0]、DATA_TX_N[15:0];参考时钟REFCLK分别送入一个时钟驱动器BUFR和一个时钟驱动器BUFIO;时钟驱动器BUFIO用于驱动位于输入输出端口附近的专用时钟布线资源,送出高质量的时钟资源,送出的时钟资源到达输入输出端口处的各种处理组件的时钟输入端;时钟驱动器BUFR用于驱动区域的时钟布线资源,同时时钟驱动器BUFR根据参数对输入的时钟进行分频输出,分频因子为4;时钟驱动器BUFIO输出一路高速串行时钟CLK到双数据速率输出ODDR的时钟输入端,双数据速率输出ODDR的输入端D1、D2为固定逻辑电平;双数据速率输出ODDR的输出端Q经增强型差分输出驱动器OBUFDS_LVDSEXT_25输出一路差分随路时钟:CLOCK_TX_P、CLOCK_TX_N;时钟驱动器BUFIO同时输出一路高速串行时钟TXCLK到每个输出串行器OSERDES的时钟输入端,作为OSERDES实现并串转换的串行时钟;时钟驱动器BUFR输出一路分频后的并行时钟TXCLKDIV给每个输出串行器OSERDES的并行时钟输入端,作为OSERDES实现并串转换的并行时钟。
地址 430074 湖北省武汉市东湖开发区关东科技园东信路5号