发明名称 用于存储设备中受控制的楔形间隔的系统和方法
摘要 一种用于存储设备中受控制的楔形间隔的系统和方法。本发明的各实施例提供用于数据处理的系统和方法。例如,本发明的一些实施例提供时钟发生系统,该时钟发生系统包括:第一时钟乘法器电路、第二时钟乘法器电路、模累加器电路以及数据时钟相位控制电路。第一时钟乘法器电路用来将基准时钟乘以第一乘数以得到第一域时钟,而第二时钟乘法器电路用来将基准时钟乘以第二乘数以得到第二时域时钟。模累加器电路用来得到指示所述第二域时钟的边沿从触发信号偏移的第二域时钟的分数量的值。数据时钟相位控制电路工作以将第二域时钟相移与分数量对应的相位值。
申请公布号 CN103021436A 申请公布日期 2013.04.03
申请号 CN201210027723.1 申请日期 2012.01.30
申请人 LSI股份有限公司 发明人 J·P·戈兰德威格
分类号 G11B20/10(2006.01)I 主分类号 G11B20/10(2006.01)I
代理机构 上海专利商标事务所有限公司 31100 代理人 钱慰民
主权项 一种时钟发生系统,所述时钟发生系统包括:第一时钟乘法器电路,用于将基准时钟乘以第一乘数以得到第一域时钟。第二时钟乘法器电路,用于将基准时钟乘以第二乘数以得到第二域时钟。模累加器电路,用来得到指示所述第二域时钟的边沿从触发信号偏移的第二域时钟的分数量的值;以及数据时钟相位控制电路,用来将所述第二域时钟相移与所述分数量对应的相位量。
地址 美国加利福尼亚州