发明名称 | 设计集成电路的方法与使用该方法的计算机系统 | ||
摘要 | 本发明提供设计集成电路(IC)的方法及使用该方法的计算机系统,包括:进行IC设计的布局(placing),其中IC设计包括第一元件、第二元件,以及路径耦接第一和第二元件;进行IC设计的布线(routing);取得关于一路径的电阻数据和电容值数据的至少一个;取得关于路径的时序数据;使用电阻数据、电容值数据与时序数据的至少一个,用以决定路径的关键尺寸变化;以及修正IC设计,其中修正的步骤包括进行路径的关键尺寸变化。本发明能够降低20%的功率需求,并且增加5-10%的执行效能。另一潜在优点是提供一种额外的因素予IC设计者,使IC设计者通过该因素调整IC以符合设定时序需求和/或保持时序需求。 | ||
申请公布号 | CN101887469B | 申请公布日期 | 2013.03.13 |
申请号 | CN200910253458.7 | 申请日期 | 2009.12.16 |
申请人 | 台湾积体电路制造股份有限公司 | 发明人 | 刘潮权;鲁立忠;辜耀进 |
分类号 | G06F17/50(2006.01)I | 主分类号 | G06F17/50(2006.01)I |
代理机构 | 北京德恒律师事务所 11306 | 代理人 | 陆鑫;高雪琴 |
主权项 | 一种设计集成电路的方法,包括:进行一IC设计的布局,其中上述IC设计包括一第一元件、一第二元件,以及一路径耦接上述第一和第二元件;进行上述IC设计的布线;取得关于上述路径的电阻数据和电容值数据的至少一个;取得关于上述路径的一时序数据;使用上述电阻数据、电容值数据与时序数据的至少一个,用以决定上述路径的一关键尺寸变化;以及修正上述IC设计,其中上述修正的步骤包括进行上述路径的上述关键尺寸变化。 | ||
地址 | 中国台湾新竹市 |