发明名称 一种动态锁存比较器
摘要 本发明涉及锁存比较器电路结构领域,具体公开一种动态锁存比较器,包括由正相锁存信号控制的第一开关电路和第二开关电路、由反相锁存信号控制的第三开关电路和第四开关电路,其中:所述第一开关电路接于第一正反馈节点再生节点和第一输入管输出端之间;所述第二开关电路接于第二正反馈节点再生节点和第二输入管输出端之间;所述第三开关电路接于第一输入管输出端和地/电源之间;所述第四开关电路接于第二输入管输出端和地/电源之间。本发明在现有动态锁存器的基础上增加四个开关电路,在复位周期、再生周期都可使输入对管的输出端电位稳定不变,因而在低功耗基础上可有效降低踢回噪声。
申请公布号 CN102957405A 申请公布日期 2013.03.06
申请号 CN201110253306.4 申请日期 2011.08.30
申请人 安凯(广州)微电子技术有限公司 发明人 潘少辉;胡胜发
分类号 H03K5/22(2006.01)I;H03K17/16(2006.01)I 主分类号 H03K5/22(2006.01)I
代理机构 北京集佳知识产权代理有限公司 11227 代理人 李赞坚;曹志霞
主权项 一种动态锁存比较器,其特征在于,包括由正相锁存信号控制的第一开关电路和第二开关电路、由反相锁存信号控制的第三开关电路和第四开关电路,其中:所述第一开关电路接于第一再生节点和第一输入管输出端之间;所述第二开关电路接于第二再生节点和第二输入管输出端之间;所述第三开关电路接于第一输入管输出端和地/电源之间;所述第四开关电路接于第二输入管输出端和地/电源之间。
地址 510663 广东省广州市萝岗区广州科学城科学大道182号创新大厦C1区3楼