发明名称 一种CMMB中LDPC码信息比特重新排序装置和方法
摘要 本发明涉及一种解决CMMB系统中多码率LDPC码信息比特重新排序的方案,其特征在于,所述系统的LDPC码的信息比特重新排序装置主要由控制器、重新排序表、源地址发生器、目的地址发生器和码字存储器五部分组成。该方案只对部分信息比特重新排序,缩短了处理时间,在制作重新排序表时,对源地址和目的地址分别采用了增量和偏移量表示机制,减少了存储容量需求。源地址发生器利用源地址增量产生源地址,目的地址发生器利用目的地址偏移量产生目的地址。控制器先根据源地址从码字中读出信息比特,再将它写入到目的地址指定的码字位置。本发明提高了LDPC码信息比特重新排序的处理速度,极大地节约了存储器消耗,由此带来成本低、处理时间短等好处。
申请公布号 CN102904675A 申请公布日期 2013.01.30
申请号 CN201210357787.8 申请日期 2012.09.24
申请人 苏州威士达信息科技有限公司 发明人 张鹏;蔡超时;杨刚;刘蕾;林子良
分类号 H04L1/00(2006.01)I;H03M13/11(2006.01)I 主分类号 H04L1/00(2006.01)I
代理机构 代理人
主权项 一种适合于CMMB系统中2种不同码率LDPC码的信息比特重新排序装置,LDPC码字c的长度是n比特,包括k比特信息数据和r比特校验数据,在码字c的前r比特中有u个信息比特,其中,n、k、r和u皆为正整数,r=n‑k,2种不同码率分别是1/2和3/4,对于这2种不同码率QC‑LDPC码,均有n=9216,2种不同码率对应的参数r分别是r1/2=4608、r3/4=2304,2种不同码率对应的参数u分别是u1/2=2082、u3/4=1612,其特征在于,所述信息比特重新排序装置包括以下部件:重新排序表,用于存储相邻源地址之间的增量δl和目的地址相对于2048的偏移量τl,其中,0≤l<u,0≤δl<16,0<τl<7168;源地址发生器,用于计算绝对源地址sl;目的地址发生器,用于计算绝对目的地址dl;控制器,用于对码字c中的信息比特进行重新排序;码字存储器,用于存储码字c和信息向量m。
地址 215163 江苏省苏州市高新区科灵路78号苏高新软件园7号楼102