发明名称 |
制作具有埋入式位线与埋入式字线的内存装置的方法 |
摘要 |
本发明公开了一种制作具有埋入式位线与埋入式字线的内存装置的方法,其提供一半导体衬底,其上具有多个线形有源区域与位于所述线形有源区域之间的线形沟槽隔离区域,所述线形有源区域以及线形沟槽隔离区域沿着一第一方向交替排列;在所述半导体衬底中形成沿着一第二方向延伸的埋入式字线,所述埋入式字线与所述线形有源区域及所述线形沟槽隔离区域相交,所述第一方向不垂直于所述第二方向;在所述半导体衬底中形成沿着一第三方向延伸的埋入式位线,所述第三方向垂直于所述第二方向;以及于所述埋入式位线之间的储存节点位置上形成储存节点。 |
申请公布号 |
CN102881658A |
申请公布日期 |
2013.01.16 |
申请号 |
CN201210047933.7 |
申请日期 |
2012.02.28 |
申请人 |
南亚科技股份有限公司 |
发明人 |
王国镇 |
分类号 |
H01L21/8242(2006.01)I;H01L27/108(2006.01)I |
主分类号 |
H01L21/8242(2006.01)I |
代理机构 |
深圳新创友知识产权代理有限公司 44223 |
代理人 |
江耀纯 |
主权项 |
一种内存阵列的制作方法,其特征在于,包含:提供一半导体衬底,其上具有多个线形有源区域以及位于所述线形有源区域之间的线形沟槽隔离区域,其中所述线形有源区域以及所述线形沟槽隔离区域沿着一第一方向交替排列;在所述半导体衬底中形成多条沿着一第二方向延伸的埋入式字线,所述埋入式字线与所述线形有源区域及所述线形沟槽隔离区域相交,其中所述第一方向不垂直于所述第二方向;在所述半导体衬底中形成多条沿着一第三方向延伸的埋入式位线,其中第三方向垂直于第二方向;以及于所述埋入式位线之间的多个储存节点位置上形成多个储存节点。 |
地址 |
中国台湾桃园县 |