发明名称 |
D类放大器 |
摘要 |
本发明提供一种D类放大器,在该D类放大器中,PWM电路将计算器的输出数据转换为脉宽调制信号,并经由缓冲放大器和低通滤波器将其输出到负载(扬声器)。数字低通滤波器具有与低通滤波器相同的滤波器特性。误差计算器计算该输入数据和该滤波器的输出之间的误差Δ(z),并将其输出到计算器。该滤波器的输出变为具有与施加于该负载的模拟信号基本相同的数字化的波形的数字信号,而且在该数字信号中不包含失真。因此误差计算器的输出数据Δ(z)成为相应于输出信号的失真的数据。在计算器中,数据Δ(z)被从该输入数据中减去,该减法的结果被施加于PWM电路以减少失真。 |
申请公布号 |
CN101459411B |
申请公布日期 |
2013.01.02 |
申请号 |
CN200810188409.5 |
申请日期 |
2005.04.29 |
申请人 |
雅马哈株式会社 |
发明人 |
森岛守人 |
分类号 |
H03F3/217(2006.01)I;H03F1/32(2006.01)I;H03F3/38(2006.01)I |
主分类号 |
H03F3/217(2006.01)I |
代理机构 |
中原信达知识产权代理有限责任公司 11219 |
代理人 |
刘光明;穆德骏 |
主权项 |
一种D类放大器,包括:将分别通过延迟主时钟的上升或下降m/n个周期而获得的输出信号输出的延迟电路,其中n是2或大于2的整数,m是小于n的整数;选择电路,基于输入到该D类放大器的输入端的输入信号的第一比特组,选择延迟电路的一个输出信号;以及PWM电路,基于主时钟将该输入信号的第二比特组转换为脉宽调制信号,并生成脉冲信号,该脉冲信号在由输入信号的第二比特组所指示的时刻上升,并且在从由第二比特组所指示的下降时刻延迟了该选择电路的输出所指示的时间的时刻下降。 |
地址 |
日本静冈县 |