发明名称 基于双FPGA芯片的高带宽可扩展复杂逻辑验证系统
摘要 本发明提供了一种基于双FPGA芯片的高带宽可扩展复杂逻辑验证系统,相应的FPGA互联线用于通过连接一片FPGA芯片内部的PLB和AXI总线实现与另一片FPGA芯片的数据交换,并通过八个数据组提供两片FPGA芯片之间的数据流的控制和仲裁;扩展接口模块用于提供两片FPGA芯片与外设功能模块的交互;高速IO通道用于提供两片FPGA芯片与PC机的交互;配置模块用于存储并将配置代码分别写入两片FPGA芯片。本发明为用户提供了一种简单、可配置的方式利用多FPGA芯片系统,并且具有较高的性能;FPGA板还可以通过扩展接口模块连接外设,也可以扩展接口模块实现多板连接,多结构之间的干扰较少,为用户提供多样的选择。
申请公布号 CN102799509A 申请公布日期 2012.11.28
申请号 CN201210237856.1 申请日期 2012.07.10
申请人 中国科学技术大学 发明人 项天;金西;王天祺;贺承浩;李强
分类号 G06F11/25(2006.01)I 主分类号 G06F11/25(2006.01)I
代理机构 北京凯特来知识产权代理有限公司 11260 代理人 郑立明;赵镇勇
主权项 基于双FPGA芯片的高带宽可扩展复杂逻辑验证系统,其特征在于,包括:两片FPGA芯片,用于通过FPGA互联线进行两片FPGA芯片之间数据交互,通过扩展接口模块与外设功能模块进行数据交互,通过高速IO通道与PC机进行数据交互;FPGA互联线,用于通过连接一片FPGA芯片内部的PLB和AXI总线响应目标地址为另一片FPGA芯片的总线请求,并通过八个数据组提供两片FPGA芯片之间的数据流的控制和仲裁,每个所述数据组提供12.5Gbps的带宽;扩展接口模块,用于提供两片FPGA芯片与外设功能模块的交互;高速IO通道,用于提供两片FPGA芯片与PC机的交互;配置模块,用于存储两片FPGA芯片的配置代码,以及在配置两片FPGA芯片时通过预定接口将所述配置代码分别写入两片FPGA芯片。
地址 230026 安徽省合肥市包河区金寨路96号