发明名称 Verfahren zur Kompensation einer Verstärkungs-Fehlanpassung zwischen zwei Digital/Analog-Wandlern und korrespondierende Vorrichtung
摘要 Ein Verfahren zur Kompensation einer Verstärkungs-Fehlanpassung zwischen einem ersten Digital/Analog-Wandler (410) und einem zweiten Digital/Analog-Wandler (420), wobei der zweite Digital/Analog-Wandler (420) elektrisch mit einem Verstärkungsverstärker (430) verbunden ist, mit den Schritten: Bestimmen eines zu dem ersten Digital/Analog-Wandler (410) korrespondierenden ersten Verstärkungswerts; gekennzeichnet durch die folgenden Schritte: Steuern des Verstärkungsverstärkers (430) mit einem ersten Steuerwert und Bestimmen eines zu dem zweiten Digital/Analog-Wandler (420) und dem Verstärkungsverstärker (430) korrespondierenden zweiten Verstärkungswerts; Steuern des Verstärkungsverstärkers (430) mit einem zweiten Steuerwert und Bestimmen eines zu dem zweiten Digital/Analog-Wandler (420) und dem Verstärkungsverstärker (430) korrespondierenden dritten Verstärkungswerts; Bestimmen eines Kalibrierungssteuerwerts entsprechend des ersten, des zweiten und des dritten Verstärkungswerts und des ersten und des zweiten Steuerwerts, ohne Verwendung eines vorbestimmten charakteristischen Parameters; und Steuern des Verstärkungsverstärkers (430) mit dem Kalibrierungssteuerwert, um die Verstärkungs-Fehlanpassung zwischen dem ersten Digital/Analog-Wandler (410) und dem zweiten Digital/Analog-Wandler (420) zu kompensieren.
申请公布号 DE102005012390(B4) 申请公布日期 2012.11.22
申请号 DE200510012390 申请日期 2005.03.17
申请人 MEDIATEK INC. 发明人 CHANG, CHIA-YI;TSAI, YEOU-JYH
分类号 H03M1/10;H03M1/18;H03M1/66 主分类号 H03M1/10
代理机构 代理人
主权项
地址
您可能感兴趣的专利