发明名称 阵列基板制作方法
摘要 本发明涉及液晶显示设备的短路检测技术领域,公开了一种阵列基板制作方法。本发明通过在现有栅极图案上将公共电极线在像素区一侧用检测线连接在一起,便于断路/短路测试机在对阵列基板检测时检测出短路或断路不良,从而提高阵列基板制作过程中对栅线和公共电极线短路或栅线断路的检出能力,可以避免由未检测出GCS不良而造成液晶面板点灯异常的情况发生;这条检测线仅用于短路或断路测试,在后工艺中被刻蚀掉,因此不会影响成型的阵列基板的正常信号传输。
申请公布号 CN102723311A 申请公布日期 2012.10.10
申请号 CN201210227079.2 申请日期 2012.06.29
申请人 京东方科技集团股份有限公司;合肥京东方光电科技有限公司 发明人 杨潇宇;张小松;杨玖娟
分类号 H01L21/77(2006.01)I;H01L21/66(2006.01)I;G02F1/1362(2006.01)I 主分类号 H01L21/77(2006.01)I
代理机构 北京路浩知识产权代理有限公司 11002 代理人 王莹
主权项 一种阵列基板制作方法,其特征在于,包括以下步骤:S1、在栅极层的制备过程中,在栅极层像素区一侧设置一条检测线,用所述检测线将所有像素单元的公共电极线连接在一起,形成栅极图案;S2、进行短路或断路检测,若栅线接收端收到的信号比栅线发送端发出的信号低预设的检测阈值,则判断栅线与公共电极线短路或者栅线断路。
地址 100015 北京市朝阳区酒仙桥路10号