发明名称 | 使用包含Z系统的两个子系统的两个表的信道编码 | ||
摘要 | 一种信道编码方法,用于使用可编程处理器来计算编码,所述编码与使用硬件信道编码器获得的编码相同,其中所述方法包括:第一步骤(112,120;222):在根据输入比特的值而确定的存储地址处读取第一预计算查找表中移位比特之间的并行异或运算的第一子系统的结果,第一预计算查找表在各个存储地址处存储第一子系统的任何可能结果;以及至少如下步骤(116,124;226):使用所述可编程处理器的异或指令,执行读取结果与并行异或运算的第二子系统的结果之间的异或运算。 | ||
申请公布号 | CN101142747B | 申请公布日期 | 2012.09.05 |
申请号 | CN200580046516.9 | 申请日期 | 2005.12.29 |
申请人 | NXP股份有限公司 | 发明人 | 马夏尔·甘德;奥利维尔·A·H·马塞 |
分类号 | H03M13/23(2006.01)I | 主分类号 | H03M13/23(2006.01)I |
代理机构 | 中科专利商标代理有限责任公司 11021 | 代理人 | 王波波 |
主权项 | 一种信道编码方法,用于使用可编程处理器来计算编码,所述编码与使用硬件信道编码器获得的编码相同,所述硬件信道编码器包括:‑移位寄存器,用于将输入的比特集移动一个比特,以及‑异或门,用于执行移位比特之间的异或运算,所述可编程处理器能够响应于异或指令而执行异或运算,其中所述方法包括:‑第一步骤:在根据输入比特的值而确定的存储地址处读取第一预计算查找表中移位比特之间的并行异或运算的第一子系统的结果,第一预计算查找表在各个存储地址处存储第一子系统的任何可能结果;以及‑至少如下步骤:使用所述可编程处理器的异或指令,执行读取结果与并行异或运算的第二子系统的结果之间的异或运算。 | ||
地址 | 荷兰艾恩德霍芬 |