发明名称 基于FPGA的音膜同心度在线实时检测系统及检测方法
摘要 本发明是一种基于FPGA的音膜同心度在线实时检测系统及检测方法。包括CCD摄像头、视频数字图像采集模块、视频数字图像预处理模块等,CCD摄像头的信号输出端通过视频解码芯片与视频数字图像采集模块的信号输入端连接,视频数字图像采集模块的信号输出端与视频数字图像预处理模块的信号输入端连接,视频数字图像预处理模块的信号输出端与实时检测产品到位模块的信号输入端连接,实时检测产品到位模块的信号输出端分别通过存储器接口模块与音膜内外圆边缘检测模块的信号输入端连接及与视频D/A芯片连接,视频D/A芯片与VGA接口显示器连接,音膜内外圆边缘检测模块的信号输出端与图像分析处理模块的信号输入端连接。本发明成本低、速度快、体积小、功耗小。
申请公布号 CN102519401A 申请公布日期 2012.06.27
申请号 CN201110436405.6 申请日期 2011.12.23
申请人 广东工业大学 发明人 谢云;蔡浩聪;刘家晓;郑海成
分类号 G01B11/27(2006.01)I;H04N7/18(2006.01)I 主分类号 G01B11/27(2006.01)I
代理机构 广州粤高专利商标代理有限公司 44102 代理人 林丽明
主权项 一种基于FPGA的音膜同心度实时检测系统,其特征在于包括有CCD摄像头(1)、视频解码芯片(2)、接口模块(3)、视频数字图像采集模块(4)、视频数字图像预处理模块(5)、实时检测产品到位模块(6)、存储器接口模块(7)、音膜内外圆边缘检测模块(8)、图像分析处理模块(9)、VGA接口模块(10)、视频D/A芯片(11)、VGA接口显示器(12),其中CCD摄像头(1)的信号输出端通过视频解码芯片(2)与视频数字图像采集模块(4)的信号输入端连接,视频数字图像采集模块(4)的信号输出端与视频数字图像预处理模块(5)的信号输入端连接,视频数字图像预处理模块(5)的信号输出端与实时检测产品到位模块(6)的信号输入端连接,实时检测产品到位模块(6)的信号输出端分别通过存储器接口模块(7)与音膜内外圆边缘检测模块(8)的信号输入端连接及与视频D/A芯片(11)连接,视频D/A芯片(11)与VGA接口显示器(12)连接,音膜内外圆边缘检测模块(8)的信号输出端与图像分析处理模块(9)的信号输入端连接。
地址 510006 广东省广州市番禺区广州大学城外环西路100号