发明名称 存储器输出级电路及存储器数据输出的方法
摘要 一种存储器输出级电路,包括:多个第一预充电电路,每一该等多个第一预充电电路耦接至与其相对应的多条读取位线其中之一。多工器电路,用以选取该等多条读取位线其中之一耦接至感测放大器电路。该感测放大器电路,经由该多工器电路耦接至该等多条读取位线,用以将该等多条读取位线其中之一上的电压与该高电位相比较后,输出比较结果信号于两输出节点。
申请公布号 CN1832036B 申请公布日期 2012.05.30
申请号 CN200510136110.1 申请日期 2005.12.21
申请人 威盛电子股份有限公司 发明人 黄超圣
分类号 G11C11/413(2006.01)I;G11C11/419(2006.01)I;G11C7/00(2006.01)I 主分类号 G11C11/413(2006.01)I
代理机构 北京市柳沈律师事务所 11105 代理人 黄小临;王志森
主权项 一种存储器输出级电路,其中该存储器输出级电路偏压于高电位电压源以及低电位接地电压间,该存储器输出级电路耦接于多个读取位线与一输出端之间,而每一个该读取位线耦接至至少一存储器单元的输出端,该存储器的输出级电路包括:至少一个第一预充电电路,该第一预充电电路耦接至对应的多个该读取位线其中之一,而该第一预充电电路用以于读取目标存储单元前,利用预充电信号将该目标存储单元所连接的目标读取位线先充电至高电位;多工器电路,耦接至该第一预充电电路;以及感测放大器电路,耦接至该多工器电路,用以于该目标存储单元被选定后,检测该目标读取位线的电压,并与该高电位比较后,输出比较结果信号于第一输出节点,同时输出该比较结果信号的反相信号于第二输出节点;其中该多工器电路根据选取信号选取该目标读取位线,并使得该目标读取位线耦接至该感测放大器电路,其中该目标读取位线为该等多个读取位线其中之一;其中该多工器电路包括:至少一个输入选取晶体管,该输入选取晶体管的栅极耦接对应的该选取信号,而漏极耦接至该感测放大器电路的第一输入节点;其中该感测放大器电路包括:至少一个第一差动输入晶体管,该第一差动输入晶体管的漏极耦接至对应的该输入选取晶体管,栅极耦接多个该读取位线其中之一,源极耦接至该感测放大器电路的第二输入节点;以及第二差动输入晶体管,该第二差动输入晶体管的栅极耦接至该高电位电压源,源极耦接至该第二输入节点。
地址 中国台湾台北县