发明名称 |
总线式测试节点链系统 |
摘要 |
本实用新型提供一种总线式测试节点链系统,该总线式测试节点链系统包括分别连接至N个待测节点的N个测试信号驱动器和用以选通所述N个测试信号驱动器的测试移位控制器;所述测试信号驱动器包括寄存器和三态缓冲器,所述三态缓冲器具有信号输入端、数据选通端、信号输出端,其中,信号输入端接至该金属点驱动器相应的待测节点,数据选通端与相应的寄存器的串行移位数据输出端连接;N个三态缓冲器的信号输出端均接至同一测试信号总线上,所述测试信号总线的末端设置最终测试金属点。本实用新型通过把许多分散的测试节点信号串接成链,共用一个大尺寸的测试金属点,减少了片上测试金属点的数量,从而节省了顶层金属布线的通道。 |
申请公布号 |
CN202217035U |
申请公布日期 |
2012.05.09 |
申请号 |
CN201120338182.5 |
申请日期 |
2011.09.09 |
申请人 |
西安华芯半导体有限公司 |
发明人 |
江喜平;冯晓茹 |
分类号 |
G01R31/3185(2006.01)I |
主分类号 |
G01R31/3185(2006.01)I |
代理机构 |
西安智邦专利商标代理有限公司 61211 |
代理人 |
徐平 |
主权项 |
总线式测试节点链系统,针对N个待测节点,其特征在于:该总线式测试节点链系统包括分别连接至N个待测节点的N个测试信号驱动器和用以选通所述N个测试信号驱动器的测试移位控制器;所述测试信号驱动器包括寄存器和三态缓冲器,所述测试移位控制器的输出端通过串行时钟信号线和串行移位数据线依次串接各个测试信号驱动器的寄存器,所述三态缓冲器具有信号输入端、数据选通端、信号输出端,其中,信号输入端接至该测试信号驱动器相应的待测节点,数据选通端与相应的寄存器的串行移位数据输出端连接;N个三态缓冲器的信号输出端均接至测试信号总线,所述测试信号总线的末端设置最终测试金属点。 |
地址 |
710055 陕西省西安市高新6路38号腾飞创新中心A座4层 |