发明名称 失效分析结构、其形成方法及其失效分析方法
摘要 本发明提供一种失效分析结构的形成方法,包括:提供基底,并在所述基底上形成第一金属层;在所述第一金属层上依次形成第一导电插塞及第二金属层,所述第二金属层通过第一导电插塞与第一金属层依次相连构成串联结构;在所述第二金属层上形成第二绝缘层及第二导电插塞,所述第二导电插塞与第二金属层相连;在所述第二绝缘层上形成测试金属层,所述测试金属层通过第二导电插塞与第二金属层相连。本发明还提供一种失效分析结构及其失效分析方法。本发明失效分析结构和失效分析方法仅需要暴露出测试金属层,不会损害第二金属层,提高失效分析结果的准确性。
申请公布号 CN102446901A 申请公布日期 2012.05.09
申请号 CN201010509365.9 申请日期 2010.10.14
申请人 中芯国际集成电路制造(上海)有限公司 发明人 梁山安;牛崇实
分类号 H01L23/544(2006.01)I;H01L21/02(2006.01)I;G01R31/307(2006.01)I 主分类号 H01L23/544(2006.01)I
代理机构 北京集佳知识产权代理有限公司 11227 代理人 骆苏华
主权项 一种失效分析结构的形成方法,所述失效分析结构用于对半导体产品中的导电插塞进行失效分析,所述导电插塞用于电连接半导体产品中相邻的两层金属层的金属块,其特征在于,包括:提供基底,并在所述基底上形成第一金属层,所述第一金属层由分立的金属块构成;在所述第一金属层的金属块上依次形成第一绝缘层及第二金属层,所述第一绝缘层内具有贯穿其厚度的第一导电插塞,所述第二金属层由分立的金属块构成,所述第二金属层金属块通过第一导电插塞与第一金属层金属块依次相连构成串联结构;在所述第二金属层上形成第二绝缘层及位于所述第二绝缘层内的第二导电插塞,所述第二导电插塞与第二金属层金属块相连;在所述第二绝缘层上形成测试金属层,所述测试金属层由分立的金属块构成,所述测试金属层金属块通过第二导电插塞与第二金属层金属块一一对应相连。
地址 201203 上海市浦东新区张江路18号