发明名称 |
一种数字射频存储板 |
摘要 |
本发明提供的数字射频存储板的模拟/数字转换器模块用于高速采集外部模拟信号,将其转换为数字信号并传输到第一FPGA模块,第一FPGA模块用于将数字信号进行一级可编程处理后传输给第二FPGA模块,第二FPGA模块用于将数据进行二级可编程处理,最后将数据传输给数字/模拟转换器模块,数字/模拟转换器模块用于将数字信号高速转换为模拟信号并且输出。其中,第一SRAM模块与所述第一FPGA模块连接,用于缓存第一FPGA模块的数据;第二SRAM模块与所述第二FPGA模块连接,用于缓存第二FPGA模块的数据。本发明的数字射频存储板具有高速数据采集和回放能力,能够灵活实现数据采集、存储、传输和回放功能。 |
申请公布号 |
CN102436840A |
申请公布日期 |
2012.05.02 |
申请号 |
CN201110409931.3 |
申请日期 |
2011.12.09 |
申请人 |
北京经纬恒润科技有限公司 |
发明人 |
江培华;靳继旺;张长青 |
分类号 |
G11C5/00(2006.01)I |
主分类号 |
G11C5/00(2006.01)I |
代理机构 |
北京集佳知识产权代理有限公司 11227 |
代理人 |
逯长明 |
主权项 |
一种数字射频存储板,其特征在于,包括:模拟/数字转换器模块、数字/模拟转换器模块、第一FPGA模块、第二FPGA模块、第一SRAM模块、第二SRAM模块和时钟芯片;所述第一SRAM模块和第二SRAM模块分别包含两片同步SRAM芯片;所述时钟芯片用于为所述模拟/数字转换器模块、数字/模拟转换器模块、第一FPGA模块和第二FPGA模块提供时钟和同步信号脉冲;所述模拟/数字转换器模块用于将外部输入的模拟信号转换变为数字信号并将其通过LVDS信号线输出到第一FPGA模块;所述第一FPGA模块分别与所述第二FPGA模块以及所述第一SRAM模块连接,用于将模拟/数字转换器模块输入的数字信号进行一级可编程延迟处理,处理后的数据写入到所述第一SRAM模块,所述第一SRAM模块用于对数据进行缓存后再将数据读回所述第一FPGA模块,所述第一FPGA模块用于将数据通过第一FPGA模块和第二FPGA模块之间的数据通道传输到第二FPGA模块;所述第一FPGA模块和第二FPGA模块之间的数据通道为两对以上的LVDS信号线或者两对以上的Ser‑Des收发器;所述第二FPGA模块分别与所述第一FPGA模块、所述第二SRAM模块以及所述数字/模拟转换器模块连接,用于接收所述第一FPGA模块传输的数据,进行二级可编程延迟处理,处理后的数据写入到所述第二SRAM模块,所述第二SRAM模块用于对数据进行缓存后再将数据读回给所述第二FPGA模块,所述第二FPGA模块用于将数据通过所述第二FPGA模块与所述数字/模拟转换器模块之间的LVDS信号线传输到数字/模拟转换器模块;所述数字/模拟转换器模块用于将第二FPGA模块输入的数字信号转换成模拟信号并将模拟信号输出系统。 |
地址 |
100101 北京市朝阳区安翔北里11号创业大厦B座8层 |