发明名称 |
具有虚拟接地阵列的快闪存储器 |
摘要 |
一种具有虚拟接地阵列的快闪存储器包括存储阵列、控制电路、多个扇区译码单元及多个字线和控制线译码单元,所述扇区译码单元与控制电路连接,一个扇区译码单元连接一个字线和控制线译码单元,所述存储阵列中每一行存储单元共用一条字线和两条控制线,所述字线和控制线译码单元及扇区译码单元的一部分位于存储阵列的第一侧,另一部分位于存储阵列与第一侧相对的第二侧;位于第一侧的字线和控制线译码单元分别与行号为偶数且连续多行存储单元的字线和控制线连接,位于第二侧的字线和控制线译码单元分别与行号为奇数且连续多行存储单元的字线和控制线连接。本发明的字线和控制线译码单元的布线的间距不会受到限制。 |
申请公布号 |
CN102376361A |
申请公布日期 |
2012.03.14 |
申请号 |
CN201010253581.1 |
申请日期 |
2010.08.09 |
申请人 |
上海宏力半导体制造有限公司 |
发明人 |
杨光军 |
分类号 |
G11C16/06(2006.01)I;G11C16/08(2006.01)I |
主分类号 |
G11C16/06(2006.01)I |
代理机构 |
北京集佳知识产权代理有限公司 11227 |
代理人 |
骆苏华 |
主权项 |
一种具有虚拟接地阵列的快闪存储器,包括存储阵列、控制电路、多个扇区译码单元及多个字线和控制线译码单元,所述扇区译码单元与控制电路连接,一个扇区译码单元连接一个字线和控制线译码单元,所述存储阵列中每一行存储单元共用一条字线和两条控制线,其特征在于,所述字线和控制线译码单元及扇区译码单元的一部分位于存储阵列的第一侧,另一部分位于存储阵列与第一侧相对的第二侧;位于第一侧的字线和控制线译码单元分别与行号为偶数且连续多行存储单元的字线和控制线连接,位于第二侧的字线和控制线译码单元分别与行号为奇数且连续多行存储单元的字线和控制线连接。 |
地址 |
201203 上海市浦东张江高科技园区祖冲之路1399号 |