发明名称 具有扫描测试支持的低功率双边沿触发存储单元及其时钟门控电路
摘要 本发明提出了包括脉冲发生器(5)和存储元件(6)的存储单元(1)。连接存储元件输入(7)以接收数据输入信号(DIN)。连接存储单元输出(9)以提供数据输出信号(DOUT)。响应于从脉冲发生器(5)接收的存储控制信号(SC)存储元件(6)在数据保持状态和数据转移状态的一个中操作。连接脉冲发生器(5)以接收具有时钟上升沿和下降沿(13、14)的时钟信号(CK),并且用于提供存储控制信号(SC)中的控制脉冲(15、16)。每个控制脉冲(15、16)具有前沿(17)和后沿(18)。控制脉冲(15、16)具有适于在其前沿(17)调用数据转移状态的极性。新的特征在于脉冲发生器(5)用于当接收时钟信号上升沿(13)时启动上升沿控制脉冲(15),以及当接收时钟信号下降沿(14)来启动下降沿控制脉冲(16)。以这种方式,双边沿触发的双稳态多谐振荡器可以仅使用组合逻辑电路和一个电平或单边沿触发的存储元件(6)。存储单元(1)具有低功耗,有助于扫描测试并且可以通过现有设计工具和测试设备使用。
申请公布号 CN102362432A 申请公布日期 2012.02.22
申请号 CN201080013673.0 申请日期 2010.03.15
申请人 奥迪康有限公司 发明人 雅各布·萨林
分类号 H03K3/012(2006.01)I;H03K3/037(2006.01)I 主分类号 H03K3/012(2006.01)I
代理机构 北京金信立方知识产权代理有限公司 11225 代理人 黄威;王智
主权项 一种存储单元(1),具有数据输出端子(3)、时钟端子(4)、脉冲发生器(5)、存储元件(6)和输入电路(10),存储元件(6)具有存储输入(7)和存储输出(9),连接存储输入(7)以从输入电路(10)接收数据输入信号(DIN),连接存储输出(9)以将数据输出信号(DOUT)提供给数据输出端子(3),响应于从脉冲发生器(5)接收的存储控制信号(SC)存储元件(6)可操作于数据保持状态和数据转移状态中的一个,连接脉冲发生器(5)以从时钟端子(4)接收具有时钟信号上升沿和下降沿(13、14)的时钟信号(CK),并且脉冲发生器(5)用于提供存储控制信号(SC)中的控制脉冲(15、16),每个控制脉冲(15、16)具有前沿(17)和后沿(18),控制脉冲(15、16)具有适于在控制脉冲的前沿(17)上调用数据转移状态的极性,其中,每个控制脉冲(15、16)是上升沿控制脉冲(15)和下降沿控制脉冲(16)中的一个,并且其中脉冲发生器(5)当接收时钟信号上升沿(13)时用于启动上升沿控制脉冲(15),并且当接收时钟信号下降沿(15)时用于启动下降沿控制脉冲(16)。
地址 丹麦斯门乌姆