主权项 |
1.一种在飞机客舱娱乐系统以分时多工形式对所收集讯息进行包裹之架构,具有一智慧型电路板以与上层电脑主机界接及与多组区域分配盒通信,该智慧型电路板包括:一主控单晶片微处理器,系负责分时控管与讯息路径分配;复数个从属单晶片微处理器,系负责收发讯息与一般轮询;一第一组合逻辑电路,系提供资料流方向及资料存取认可之控制;一第二组合逻辑电路,系提供资料及中断通道多工选择之控制;一第一缓冲器,系用以暂存下传之资料;及一第二缓冲器,系用以暂存上传之资料;其中,该主控单晶片微处理器系透过该第一组合逻辑以选择一从属单晶片微处理器作资料交换,并将欲下传资料置于该第一先进先出缓冲器,且以硬体中断告知所选用之从属单晶片微处理器进行交换资料;而该从属单晶片微处理器则撷取该第一先进先出缓冲器中资料,并将需上传资料置于该第二先进先出缓冲器,且以硬体中断告知该主控单晶片微处理器可取用资料;该主控单晶片微处理器取完资料后,便可选用下一个从属单晶片微处理器。2.如申请专利范围第1项所述之架构,其中,该主控单晶片微处理器系以下达一脉冲信号,并配合该第二组合逻辑中的逻辑闸与第一组合逻辑中的解码信号而构成从属单晶片微处理器的硬体中断。3.如申请专利范围第1项所述之架构,其中,该从属单晶片微处理器系以制造一脉冲信号,并配合该第一组合逻辑电路与第二组合逻辑电路的逻辑闸而构成该主控单晶片微处理器的硬体中断。4.如申请专利范围第1项所述之架构,其中,每一单晶片微处理器均内含非同步传输单元。5.如申请专利范围第1项所述之架构,其中,该主控单晶片微处理器系透过RS232介面而与电脑主机间进行封包之传送。6.如申请专利范围第1项所述之架构,其中,该每一从属单晶片微处理器系透过RS485介面与一对应之区域分配盒传递讯息。7.如申请专利范围第1项所述之架构,其中,该第一缓冲器为一先进先出缓冲器。8.如申请专利范围第1项所述之架构,其中,该第二缓冲器为一先进先出缓冲器。图式简单说明:第1图:系显示依据本创作之在飞机客舱娱乐系统以分时多工形式对所收集讯息进行包裹之架构。第2图:系显示依据本创作之智慧型电路板的架构。第3图:系概略地显示客舱娱乐系统之配置。第4图:系显示习知客舱娱乐系统控制面板之架构。 |