发明名称 一种基于硬件实现的高速数据采集卡
摘要 本发明涉及一种基于硬件实现的高速数据采集卡,它包括信号调理电路,信号调理电路由数字增益放大器和单端转差分转换器组成,其将输入信号依次经数字增益放大器和单端转差分转换器后输入模数转换电路;模数转换电路在采样时钟信号控制下对输入信号采集,将输入信号转换为数字信号后输入FPGA数据处理器;FPGA数据处理器将接收到的数字信号进行数据缓冲,并将数字信号数据存储到由FPGA数据处理器控制的高速动态存储器中,通过以FPGA数据处理器为核心的片上嵌入式系统与ARM控制模块协同工作将数据转移到PC机上;电源包括模拟电源网络和数字电源网络,其供电方式通过外部供电获取。本发明能实现高达500MHz的模数取样及实时存储功能。本发明能广泛应用于高速信号数据采集领域。
申请公布号 CN102339324A 申请公布日期 2012.02.01
申请号 CN201110273364.3 申请日期 2011.09.15
申请人 中国电力科学研究院;袁海文 发明人 刘元庆;杨庆华;刘颖异;袁海文;陆家榆;崔勇
分类号 G06F17/40(2006.01)I 主分类号 G06F17/40(2006.01)I
代理机构 北京纪凯知识产权代理有限公司 11245 代理人 徐宁;关畅
主权项 一种基于硬件实现的高速数据采集卡,其特征在于:它包括信号调理电路、模数转换电路、FPGA数据处理器、ARM控制模块和电源;所述信号调理电路由数字增益放大器和单端转差分转换器组成,所述信号调理电路将输入信号依次经所述数字增益放大器和单端转差分转换器转换为差分信号后输入所述模数转换电路,所述数字增益放大器由所述模数转换电路控制其工作;所述模数转换电路在外部时钟信号和所述FPGA数据处理器发送的采样时钟输入信号控制下对输入信号进行采集,并将采集到的输入信号转换为数字信号后输入所述FPGA数据处理器;所述FPGA数据处理器将接收到的数字信号进行数据缓冲,并将数字信号数据存储到由所述FPGA数据处理器控制的高速动态存储器中,通过以所述FPGA数据处理器为核心的片上嵌入式系统与所述ARM控制模块协同工作将数据转移到PC机上;所述电源包括模拟电源网络和数字电源网络,其供电方式通过外部供电获取。
地址 100192 北京市海淀区清河小营东路15号