发明名称 | 电荷存储元件的均衡电路 | ||
摘要 | 本发明公开了一种用于均衡电荷存储设备(CSD)的电荷存储元件(CSE1_1,CSE1_2,CSE2_2)的电荷均衡电路(CBC)和方法(10,20)。电荷存储设备包含至少2个电荷存储元件的串联链(CHN1,CHN2)。本电荷均衡电路(CBC)在第一时间段(Φ1)将第一个链(CHN1)的第一个电荷存储元件(CSE1_1)与第二个链(CHN2)的第一个电荷存储元件(CSE1_2)并联(10),并在第二时间段(Φ2)将第一个链(CHN1)的第一个电荷存储元件(CSE1_1)与第二个链(CHN2)的第二个电荷存储元件(CSE2_2)并联。 | ||
申请公布号 | CN102195316A | 申请公布日期 | 2011.09.21 |
申请号 | CN201110052168.3 | 申请日期 | 2011.03.02 |
申请人 | NXP股份有限公司 | 发明人 | 约翰尼斯·P·M·范拉莫林 |
分类号 | H02J7/00(2006.01)I | 主分类号 | H02J7/00(2006.01)I |
代理机构 | 中科专利商标代理有限责任公司 11021 | 代理人 | 王波波 |
主权项 | 一种电荷均衡电路(CBC),用于均衡电荷存储设备(CSD)的电荷存储元件(CSE1_1,CSE1_2,CSE2_2),电荷存储设备包含至少两个由串联的电荷存储元件组成的链(CHN1,CHN2),其中电荷均衡电路包含用于实现以下连接的开关(SW_Φ1,SW_Φ2)和相应的开关控制电路(SW_CON):‑在第一时间段(Φ1)期间,第一个链(CHN1)的第一个电荷存储元件(CSE1_1)与第二个链(CHN2)的第一个电荷存储元件(CSE1_2)并联;以及‑在第二时间段(Φ2)期间,第一个链(CHN1)的第一个电荷存储元件(CSE1_1)与第二个链(CHN2)的第二个电荷存储元件(CSE2_2)并联。 | ||
地址 | 荷兰艾恩德霍芬 |