发明名称 | 一种JPEG霍夫曼解码电路 | ||
摘要 | 本实用新型公开一种JPEG霍夫曼解码电路,包括根据不同长度下的霍夫曼码字个数建立霍夫曼最小码字表的最小码字表模块;根据不同长度下的霍夫曼码字个数建立霍夫曼最小码字地址表的最小码字地址表模块;存储霍夫曼码字表的霍夫曼码字表模块;包含多个比较器的比较器阵列模块。本实用新型可以大量节省最小码字表寄存器资源和比较器资源,在高速解码的同时有效地降低了硬件资源的消耗。 | ||
申请公布号 | CN201966895U | 申请公布日期 | 2011.09.07 |
申请号 | CN201020693942.X | 申请日期 | 2010.12.30 |
申请人 | 无锡华润矽科微电子有限公司 | 发明人 | 汤岐 |
分类号 | H03M7/40(2006.01)I | 主分类号 | H03M7/40(2006.01)I |
代理机构 | 上海智信专利代理有限公司 31002 | 代理人 | 王洁 |
主权项 | 一种JPEG霍夫曼解码电路,其特征在于:包括根据不同长度下的霍夫曼码字个数建立霍夫曼最小码字表的最小码字表模块;根据不同长度下的霍夫曼码字个数建立霍夫曼最小码字地址表的最小码字地址表模块;存储霍夫曼码字表的霍夫曼码字表模块;包含多个比较器的比较器阵列模块;其中比较器阵列模块中各比较器的输入端与有效输入码流和当前最小码字值相连,输出端分别与第一加法器的输入端相连;移位寄存器的输入端分别与输入码流及第一加法器输出端相连,输出端与第二加法器的输入端相连;最小码字表模块的输入端与第一加法器的输出端相连,输出端与减法器的输入端相连;最小码字地址表模块的输入端与第一加法器的输出端相连,输出端与减法器的输入端相连;减法器的输出端与第二加法器的输入端相连;第二加法器的输出端与霍夫曼码字表模块相连。 | ||
地址 | 214061 江苏省无锡市梁溪路14号 |