发明名称 基于Cholesky分解解决最小二乘问题的FPGA实现装置
摘要 基于Cholesky分解解决最小二乘问题的FPGA实现装置,涉及基于Cholesky分解解决最小二乘问题的FPGA实现装置,适用于最小二乘问题的求解,解决了PC机的计算效率不能满足实时和嵌入式应用的问题,它包括待求矩阵输入接口模块、分解模块和求解模块,待求矩阵输入接口模块的输出端连接在分解模块的输入端,分解模块的输出端连接在求解模块的输入端,用于满足实时、低功耗和嵌入式应用。
申请公布号 CN102129420A 申请公布日期 2011.07.20
申请号 CN201110053248.0 申请日期 2011.03.07
申请人 哈尔滨工业大学 发明人 彭宇;刘大同;乔立岩;王少军;刘琦;仲雪洁;王建民
分类号 G06F17/11(2006.01)I 主分类号 G06F17/11(2006.01)I
代理机构 哈尔滨市松花江专利商标事务所 23109 代理人 牟永林
主权项 基于Cholesky分解解决最小二乘问题的FPGA实现装置,其特征是它包括待求矩阵输入接口模块(6)、分解模块(1)和求解模块(2),待求矩阵输入接口模块(6)的输出端连接在分解模块(1)的输入端,分解模块(1)的输出端连接在求解模块(2)的输入端。
地址 150001 黑龙江省哈尔滨市南岗区西大直街92号