发明名称 具有扩展追踪范围的快速锁定全数字锁相回路
摘要 本发明披露了一种具有扩展追踪范围的快速锁定全数字锁相回路,该锁相回路接收一参考时钟并据以产生一输出时钟。本发明的方法包含下列步骤:利用一第二时钟的周期数目来计数一第一时钟的上升沿数目,藉以调整一振荡频率,使其趋近一所需频率,上述振荡频率是来自于前述锁相回路的一数字控制振荡器;藉由暂时地调整该数字控制振荡器的振荡频率,以对齐一第三时钟的上升沿与一第四时钟的上升沿;以及利用前述锁相回路的一相位检测器来锁定该第三及第四时钟的相位,其中该第一及第三时钟对应前述输出时钟,而该第二及第四时钟对应前述参考时钟。
申请公布号 CN102122953A 申请公布日期 2011.07.13
申请号 CN201010511388.3 申请日期 2010.10.18
申请人 瑞昱半导体股份有限公司 发明人 谢鸿元;李朝政
分类号 H03L7/06(2006.01)I 主分类号 H03L7/06(2006.01)I
代理机构 北京康信知识产权代理有限责任公司 11240 代理人 余刚;吴孟秋
主权项 一种用来产生一输出时钟的装置,所述装置包含:一控制振荡器,用来依据一调整信号以产生所述输出时钟;一分频器,用来依据所述输出时钟以产生一第一时钟以及一第三时钟,其中所述第一时钟的频率高于所述第三时钟的频率;一比较电路,用来比较所述第一时钟与一第二时钟,并据以产生一比较信号;一相位检测器,用来检测所述第三时钟与一第四时钟的差异,并据以产生一检测信号;一有限状态机,用来依据所述检测信号与所述比较信号的至少其中之一以产生一状态信号;一滤波器,用来依据所述检测信号与所述状态信号以产生一第一控制信号;一第一电路,用来依据所述比较信号与所述状态信号以产生一第二控制信号;以及一控制电路,用来依据所述第一信号与所述第二信号以产生所述调整信号。
地址 中国台湾新竹