发明名称 信号检测电路
摘要 本发明提供一种具有高精度和稳定性的磁传感器的信号检测电路。其中包括:差动放大器,其被施加磁传感器的检测线圈的输出电压;比较器,其输出在所述差动放大器的输出电压中产生邻接的两个尖峰状电压的期间内为一方的逻辑电平的数字信号;和计数电路,其在所述比较器输出所述一方的逻辑电平的数字信号的期间进行计数动作;所述计数电路具有:第1计数器,其对规定频率的第1时钟进行计数;第2计数器,其对相对于所述第1时钟而言频率相同但相位不同的第2时钟进行计数,位数与所述第1计数器的位数相同;和加法器,其对所述第1计数器以及所述第2计数器的各计数值进行加法运算。
申请公布号 CN101311743B 申请公布日期 2011.05.25
申请号 CN200810092974.1 申请日期 2008.04.18
申请人 三洋电机株式会社;三洋半导体株式会社 发明人 斋藤博;金田安弘
分类号 G01R33/04(2006.01)I 主分类号 G01R33/04(2006.01)I
代理机构 中科专利商标代理有限责任公司 11021 代理人 李香兰
主权项 一种信号检测电路,包括:差动放大器,其被施加磁传感器的检测线圈的输出电压;滞后比较器,其输出数字信号,该数字信号在所述差动放大器的输出电压中产生邻接的两个尖峰状电压的期间内,为两个逻辑电平中的一方的逻辑电平;和计数电路,其在所述滞后比较器输出所述一方的逻辑电平的数字信号的期间进行计数动作;所述计数电路具有:第1计数器,其对规定频率的第1时钟进行计数;第2计数器,其对相对于所述第1时钟而言频率相同但相位不同的第2时钟进行计数,位数与所述第1计数器的位数相同;和加法器,其对所述第1计数器以及所述第2计数器的各计数值进行加法运算;所述第1时钟与所述第2时钟相位相反,所述第1计数器对所述第1时钟从一方的逻辑电平向另一方的逻辑电平的变化进行计数,所述第2计数器对所述第2时钟从所述一方的逻辑电平向所述另一方的逻辑电平的变化进行计数,所述第2时钟是所述第1时钟反相后的时钟。
地址 日本国大阪府守口市京阪本通2丁目5番5号