发明名称 |
一种保护电路及使用保护电路的集成电路 |
摘要 |
本发明公开一种集成电路的保护电路,该保护电路包括:电平检测电路,用于检测集成电路中电源接入端点的电平;逻辑控制电路,根据所述电平检测电路输出的电平检测信号,输出逻辑控制信号;嵌位电路,根据所述逻辑控制电路输出的逻辑控制信号对所述集成电路中以电源接入端点为发射极的寄生三极管的基极-发射极间电压进行嵌位。当电平检测电路检测到寄生三极管导通时,逻辑控制电路控制嵌位电路工作,将寄生三极管的基极-发射极间电压进行嵌位,使寄生三极管的基极-发射极间电压小于该三极管导通所需的电压值,因此寄生三极管处于截止状态,消除寄生三极管对电路的影响,使集成电路处于正常工作状态,从而对集成电路进行保护。 |
申请公布号 |
CN101425514B |
申请公布日期 |
2011.05.18 |
申请号 |
CN200810072113.7 |
申请日期 |
2008.11.14 |
申请人 |
深圳市博驰信电子有限责任公司 |
发明人 |
隆重;陈锐标;冯稀亮;张奇;黄君凯 |
分类号 |
H01L27/02(2006.01)I |
主分类号 |
H01L27/02(2006.01)I |
代理机构 |
深圳市博锐专利事务所 44275 |
代理人 |
张明 |
主权项 |
一种集成电路的保护电路,其特征在于,所述保护电路包括:电平检测电路,用于检测集成电路中第一电源接入端点和第二电源接入端点的电平;所述电平检测电路,包括第一比较器和第二比较器;该第一比较器的正输入端接第一电源接入端点,负输入端接第二电源接入端点,输出为第一电平检测信号;同时该第二比较器的正输入端接第二电源接入端点,负输入端接第一电源接入端点,输出为第二电平检测信号;第一电平检测信号和第二电平检测信号输出至逻辑控制电路;其中,第一电源接入端点连接该集成电路中PMOS管的漏极,该PMOS管的源极接集成电路电源,第二电源接入端点连接该集成电路中NMOS管的漏极,该NMOS管的源极接地;逻辑控制电路,根据所述电平检测电路输出的第一电平检测信号和第二电平检测信号,输出逻辑控制信号;嵌位电路,根据所述逻辑控制电路输出的逻辑控制信号对所述集成电路中以集成电路中第一电源接入端点或第二电源接入端点为发射极的寄生三极管的基极‑发射极间电压进行嵌位;对于该集成电路中所有NMOS管的源漏n+区均在同一p衬底上的情况,当集成电路正常工作时,第一电平检测信号和第二电平检测信号不同时为逻辑0,当发生异常情况时,即异常电平触发以该集成电路中第二电源接入端点为发射极的寄生三极管导通时,第一比较器和第二比较器内部NMOS管n+有源区的电位被拉低至低电平,第一电平检测信号和第二电平检测信号同时为逻辑0;在这种情况下,嵌位电路,根据所述逻辑控制电路输出的逻辑控制信号对所述集成电路中以第二电源接入端点为发射极的寄生三极管的基极‑发射极间电压进行嵌位;或对于该集成电路中所有PMOS管的源漏p+区均在同一n衬底上的情况,当集成电路正常工作时,第一电平检测信号和第二电平检测信号不同时为逻辑1,当发生异常情况时,即异常电平触发以该集成电路中第一电源接入端点为发射极的寄生三极管导通时,第一比较器和第二比较器内部PMOS管p+有源区的电位被拉至高电平,第一电平检测信号和第二电平检测信号同时为逻辑1;在这种情况下,嵌位电路,根据所述逻辑控制电路输出的逻辑控制信号对所述集成电路中以第一电源接入端点为发射极的寄生三极管的基极‑发射极间电压进行嵌位。 |
地址 |
518000 深圳市南山区艺园路马家龙集成电路与系统设计产学研大厦7楼 |