发明名称 时序信号源电路
摘要 本发明公开了时序信号源电路,所述电路包括一基本时序信号产生电路,其输入端连接时钟信号,输出端连接后级延迟单元,该基本时序信号产生电路包括一延迟单元,所述延迟单元包括一阻容单元、第一、第二反相器,第一反相器的输入端连接一信号输入端,其输出端连接一电阻的一端,所述电阻的另一端与若干MOS管的栅极相连,所述MOS管包括至少一个PMOS管和至少一个NMOS管,其中所述PMOS管的源极和漏极互连并外接电源,所述NMOS管的源极和漏极互连并接地,第二反相器的输入端与所述若干MOS管的栅极相连,并通过一重置单元接地。本发明具有反相器用量较少,且较传统延时电路更加精准的优点。
申请公布号 CN101557211B 申请公布日期 2011.05.18
申请号 CN200910050470.8 申请日期 2009.04.30
申请人 上海新茂半导体有限公司 发明人 刘立明;胡昌友;文兴;刘芳;胡芝丽;陈建红
分类号 H03K5/13(2006.01)I 主分类号 H03K5/13(2006.01)I
代理机构 上海专利商标事务所有限公司 31100 代理人 郭蔚
主权项 时序信号源电路,所述电路包括一基本时序信号产生电路,其输入端连接时钟信号,输出端连接后级延迟单元,其特征在于,所述基本时序信号产生电路包括一延迟单元,所述延迟单元包括一阻容单元、第一、第二反相器,第一反相器的输入端连接一信号输入端,其输出端连接一电阻的一端,所述电阻的另一端与若干MOS管的栅极相连,所述MOS管包括至少一个PMOS管和至少一个NMOS管,其中所述PMOS管的源极和漏极互连并外接电源,所述NMOS管的源极和漏极互连并接地,第二反相器的输入端与所述若干MOS管的栅极相连,并通过一重置单元接地;其中,所述基本时序信号产生电路进一步包括:第三、第四反相器和与门,所述第三反相器的输入端连接所述时钟信号,将反相后的时钟信号送入所述延迟单元的信号输入端,第二反相器的输出端为所述延迟单元的信号输出端,所述延迟单元的信号输出端连接所述与门的第一输入端,所述与门的另一输入端连接所述第四反相器的输出端,所述第四反相器的输入端连接所述第三反相器的输出端。
地址 200233 上海市田林路300号田林大楼四楼