发明名称 |
一种用FPGA实现兼容多容量内存的控制器实现方法 |
摘要 |
本发明提供了一种用FPGA实现兼容多容量内存的控制器实现方法,将4×4GB的地址线第34位与4GB内存的行地址线A14相联系,兼容2GB内存;将4×4GB的地址线第34位与1GB内存的行地址线A14相联系,将4×4GB内存的地址线第33位与1GB内存的Bank数BA2相联系,兼容1GB内存。本发明有效地提高了内存控制器设计的灵活性及兼容性。 |
申请公布号 |
CN102043740A |
申请公布日期 |
2011.05.04 |
申请号 |
CN201010598446.0 |
申请日期 |
2010.12.17 |
申请人 |
天津曙光计算机产业有限公司 |
发明人 |
李静;白宗元;张磊;张英文;纪奎 |
分类号 |
G06F13/16(2006.01)I |
主分类号 |
G06F13/16(2006.01)I |
代理机构 |
北京安博达知识产权代理有限公司 11271 |
代理人 |
徐国文 |
主权项 |
一种用FPGA实现兼容多容量内存的控制器实现方法,其特征在于:步骤如下:A、通过FPGA电路将4×4GB的地址线第34位与4GB内存的行地址线A14相联系,兼容2GB内存;B、通过FPGA电路将4×4GB的地址线第34位与1GB内存的行地址线A14相联系,将4×4GB内存的地址线第33位与1GB内存的Bank数BA2相联系,兼容1GB内存。 |
地址 |
300384 天津市西青区华苑产业区(环外)海泰华科大街15号1-3层 |