主权项 |
一种降低耦合效应之移位暂存器,包含:一第一节点;一第一开关,包含:一第一端,耦接于一前一级移位暂存器之输出端;一第二端,耦接于该第一节点;及一控制端,耦接于该前一级移位暂存器之输出端;一输出端;一第一控制电路,包含:一第一输入端,用以接收一第一时脉讯号;一第二输入端,用以接收一第二时脉讯号;一第三输入端,耦接于该前一级移位暂存器之输出端;一第一输出端,耦接于该第一节点;及一第二输出端,耦接于该移位暂存器之输出端;一第二控制电路,包含:一第一输入端,用以接收该第二时脉讯号;一第二输入端,耦接于该前一级移位暂存器之输出端;一第一输出端,耦接于该第一节点;及一第二输出端,耦接于该移位暂存器之输出端;一第三控制电路,包含:一输入端,耦接于一下一级移位暂存器之输出端;一第一输出端,耦接于该第一节点;及一第二输出端,耦接于该移位暂存器之输出端;一第二开关,包含:一第一端,用以接收该第一时脉讯号;一第二端;及一控制端,耦接于该第一节点;及一第三开关,包含:一第一端,耦接于该第二开关之第二端;一第二端,耦接于该移位暂存器之输出端;及一控制端,耦接于该第一节点。如请求项1所述之移位暂存器,其中该第一、第二、第三开关系分别为一薄膜电晶体,而该第一、第二、第三开关之控制端系分别为一薄膜电晶体之闸极。如请求项1所述之移位暂存器,其中该第一时脉讯号与该第二时脉讯号之相位差系为180度。如请求项1所述之移位暂存器,其中该第一控制电路另包含:一第一开关,包含:一第一端,耦接于一第三节点;一第二端,耦接于一共同端;及一控制端,耦接于该第一控制电路之第三输入端;一第二开关,包含:一第一端,耦接于该第三节点;一第二端,耦接于该共同端;及一控制端,耦接于该第一控制电路之第二输入端;一第三开关,包含:一第一端,耦接于该第一控制电路之第一输入端;一第二端,耦接于该第三节点;及一控制端,耦接于该第一控制电路之第一输入端;一第四开关,包含:一第一端,耦接于该第一控制电路之第一输出端;一第二端,耦接于该共同端;及一控制端,耦接于该第三节点;一第五开关,包含:一第一端,耦接于该第一控制电路之第二输出端;一第二端,耦接于该共同端;及一控制端,耦接于该第三节点;及一第六开关,包含:一第一端,耦接于该第三节点;一第二端,耦接于该共同端;及一控制端,耦接于该第一控制电路之第二输出端。如请求项4所述之移位暂存器,其中该第一、二、三、四、五、六开关系为一薄膜电晶体,而该第一、二、三、四、五、六开关之控制端系为一薄膜电晶体之闸极。如请求项1所述之移位暂存器,其中该第二控制电路另包含:一第一开关,包含:一第一端,耦接于该第二控制电路之第一输出端;一第二端,耦接于该第二控制电路之第二输入端;及一控制端,耦接于该第二控制电路之第一输入端;及一第二开关,包含:一第一端,耦接于该第二控制电路之第二输出端;一第二端,耦接于一共同端;及一控制端,耦接于该第二控制电路之第一输入端。如请求项6所述之移位暂存器,其中该第一、二开关系为一薄膜电晶体,而该第一、二开关之控制端系为一薄膜电晶体之闸极。如请求项1所述之移位暂存器,其中该第三控制电路另包含:一第一开关,包含:一第一端,耦接于该该第三控制电路之第一输出端;一第二端,耦接于一共同端;及一控制端,耦接于该第三控制电路之输入端;及一第二开关,包含:一第一端,该第三控制电路之第二输出端;一第二端,耦接于该共同端;及一控制端,耦接于该第三控制电路之输入端。如请求项8所述之移位暂存器,其中该第一、二开关系为一薄膜电晶体,而该第一、二开关之控制端系为一薄膜电晶体之闸极。一种降低耦合效应之液晶显示器,包含:一第一玻璃基板,包含:复数个堆叠耦接(cascade-connected)之移位暂存器,每一移位暂存器包含:一第一节点;一第一开关,包含:一第一端,耦接于一前一级移位暂存器之输出端;一第二端,耦接于该第一节点;及一控制端,耦接于该前一级移位暂存器之输出端;一输出端;一第一控制电路,包含:一第一输入端,用以接收一第一时脉讯号;一第二输入端,用以接收一第二时脉讯号;一第三输入端,耦接于该前一级移位暂存器之输出端;一第一输出端,耦接于该第一节点;及一第二输出端,耦接于该移位暂存器之输出端;一第二控制电路,包含:一第一输入端,用以接收该第二时脉讯号;一第二输入端,耦接于该前一级移位暂存器之输出端;一第一输出端,耦接于该第一节点;及一第二输出端,耦接于该移位暂存器之输出端;一第三控制电路,包含:一输入端,耦接于一下一级移位暂存器之输出端;一第一输出端,耦接于该第一节点;及一第二输出端,耦接于该移位暂存器之输出端;一第二开关,包含:一第一端,用以接收该第一时脉讯号;一第二端;及一控制端,耦接于该第一节点;及一第三开关,包含:一第一端,耦接于该第二开关之第二端;一第二端,耦接于该移位暂存器之输出端;及一控制端,耦接于该第一节点;及一像素电路,耦接于该复数个堆叠耦接之移位暂存器中至少一移位暂存器之输出端;一第二玻璃基板;及一液晶层,该液晶层系介于该第一玻璃基板与该第二玻璃基板之间。如请求项10所述之液晶显示器,其中该第一、第二、第三开关系分别为一薄膜电晶体,而该第一、第二、第三开关之控制端系分别为一薄膜电晶体之闸极。如请求项10所述之液晶显示器,其中该第一时脉讯号与该第二时脉讯号之相位差系为180度。如请求项10所述之液晶显示器,其中该第一控制电路另包含:一第一开关,包含:一第一端,耦接于一第三节点;一第二端,耦接于一共同端;及一控制端,耦接于该第一控制电路之第三输入端;一第二开关,包含:一第一端,耦接于该第三节点;一第二端,耦接于该共同端;及一控制端,耦接于该第一控制电路之第二输入端;一第三开关,包含:一第一端,耦接于该第一控制电路之第一输入端;一第二端,耦接于该第三节点;及一控制端,耦接于该第一控制电路之第一输入端;一第四开关,包含:一第一端,耦接于该第一控制电路之第一输出端;一第二端,耦接于该共同端;及一控制端,耦接于该第三节点;一第五开关,包含:一第一端,耦接于该第一控制电路之第二输出端;一第二端,耦接于该共同端;及一控制端,耦接于该第三节点;及一第六开关,包含:一第一端,耦接于该第三节点;一第二端,耦接于该共同端;及一控制端,耦接于该第一控制电路之第二输出端。如请求项13所述之液晶显示器,其中该第一、二、三、四、五、六开关系为一薄膜电晶体,而该第一、二、三、四、五、六开关之控制端系为一薄膜电晶体之闸极。如请求项10所述之液晶显示器,其中该第二控制电路另包含:一第一开关,包含:一第一端,耦接于该第二控制电路之第一输出端;一第二端,耦接于该第二控制电路之第二输入端;及一控制端,耦接于该第二控制电路之第一输入端;及一第二开关,包含:一第一端,耦接于该第二控制电路之第二输出端;一第二端,耦接于一共同端;及一控制端,耦接于该第二控制电路之第一输入端。如请求项15所述之液晶显示器,其中该第一、二开关系为一薄膜电晶体,而该第一、二开关之控制端系为一薄膜电晶体之闸极。如请求项10所述之液晶显示器,其中该第三控制电路另包含:一第一开关,包含:一第一端,耦接于该该第三控制电路之第一输出端;一第二端,耦接于一共同端;及一控制端,耦接于该第三控制电路之输入端;及一第二开关,包含:一第一端,该第三控制电路之第二输出端;一第二端,耦接于该共同端;及一控制端,耦接于该第三控制电路之输入端。如请求项17所述之液晶显示器,其中该第一、二开关系为一薄膜电晶体,而该第一、二开关之控制端系为一薄膜电晶体之闸极。 |