发明名称 位址修改电路
摘要 读自程式ROM(11)之n-位元位址修改指令包含控制位元部份及m-位元(m<n)运算元部份。做为位址修改之资料储存于控制位元部份之k(k≦m)额外位元位置。储存于控制位元部份(12-1)之资料输入至控制位元资料侦测电路(16)。此侦测电路响应于控制位元部份(12-1)之控制位元资料,以产生第一及第二控制信号(SA及SB)。当侦测电路(16)侦测到一位址修改指令时,侦测电路16产生第一控制信号(SA)因而起动第一资料输入闸13。当第一资料输入闸13起动时,储存于运算元部份(12-2)之位址修改资料被写入m-位元位址计数器(14),而该运算元部份(12-2)乃包含于位址修改指令。当侦测电路(16)侦测到位址修改指令且其欲修改之位址位元数目为“m+1”或更多时,则第二控制信号(SB)起动第二次料输入闸(17)。结果,控制位元部份(12-1)资料之部份被写入-k一位元位址计数器(18),以做为位址修改资料。“m+k”位元位址修改资料自m-位元位址计数器(14)及k-位元位址计数器(18)输出。位址输出之位元同时地输入至程式ROM11。
申请公布号 TW144371 申请公布日期 1990.10.21
申请号 TW078100624 申请日期 1989.01.28
申请人 东芝股份有限公司 发明人 鹿岛胜彦
分类号 G06F12/00 主分类号 G06F12/00
代理机构 代理人 林敏生 台北巿南京东路二段一二五号七楼伟成第一大楼
主权项 1.一种位址修改电路用以修改半导体记忆装伍之位址,其特征包含:侦测装置(16),它连接以接收n-位元修改指令(12)控制位元部份(12-1)之资料,并且产生第一控制信号(sA)及第二控制信号(SB),当此装置侦测到在控制位元部份之控制位元资料为一位址修改指令时,则产生第一控制信号(SA),而当此装置侦测到欲被修改之位址其位元数目为“m+1"个位元或更多时,则产生第二控制信号(SB),另外,上述之n-位元位址修改指令具有控制位元部份(12-1)及m一位元(n>m)运算元部份;第-m-位元位址计数器装置(13,14),装置(13)在应于第一控制信号(SA),并且将储于运算元部份(12-2)之位址修改资料馈入装f置(14);及第二k一位元(K≦m)位址计数器装置(17,18)当位址修改指令为上述侦测装置所侦测,且位址修改指令之位元长度为m+1"个位元或更多时,装置(17)响应于第二控制信号(SB),并且将控制位元部份(12-1)资料之部份馈入装置(18)。因此,-“m+k"一位元位址输出可自上述之第一及第二位址计数器装置(13,14)获得。2.依据申请专利范围第1项之位址修改电路,其特征乃在于位址修改指令(12)自程式ROM(11)中读出。3.依特申请专利范围第1项之位址修改电路,其特征乃在于,上述之侦测装置(16)包含解码装置,此解码装置用以解码上述控制位元部份(12-1)之控制位元资料。4.依据申请专利范围第3项之位址修改电路,其特征乃在于上述解之码装置包含一罩式ROM。5.依据申请专利范围第1项之位址修改电路,其特征乃在于上述之侦测装置(16)包含解码装置及传输装置,此解码装置用以解码上述控制位元部份(12-1)之控制位元资料,而传输装置则用以将包含于上述控制位元部份及做为位址修改之资料传输至上述之第二位址计数器装置(17,18)。6.依据申请专利范围第5项之位址修改电路,其特征乃在于上述解码装置包含一罩式ROMo7.依据申请专利范围第1项之位址修改电路,其特征乃在于上述之侦测装置(16)包含第一解码装置 (16A) 及第二解码装置(16C),此第一解码装置(16A)用以解码上述控制位元部份之控制位元资料,而第二解码装置(16C) ,则用以解码做为位址修改及包含于上述控制位元部份(l2-1)之资料,并且将已解码之输出输入至上述之第二位址计数器装置(17,18)。8.依据申请专利范围第7项之位址修改电路,其特征乃在于,每一上述之第一及第二解码装置(16A,16C)包含一罩式ROM。9.依据申请专利范围第1项之位址修改电路,其特征乃在于,上述之第一位址数器装置(13,14)包含-m-位元位址计数器(14)及一资料输入闸(13),此资料输入闸(13)响应于来自上述侦测装置(16)之第一控制信号(SA),并且将上述运算元部份(12-2)之位址修改资料输入上述之m-位元位址计数器(14)。10.依据申请专利范围第1项之位址修改电路,其特征乃在于,上述之第二位址计数器装置(17,18)包含-k-位元位址计数器(18)B一资料输入闸(17),此资料输入闸(17)在应于来自上述侦测装置之第二控制信号(SB),并且将上述控制位元部份(12-1)资料之部份输入至上述k-位元位址计数器(18),以做为位址修改资料。11.一种用以修改程式ROM位址之位址修改电路,其特征包含:侦测装置(16),它连接以接收n-位元位址修改指令(12)控制位元部份之资料,当此装置侦测到控制位元部份(l2-1)之控制位元资料为一位址修改指令时,则产生第一控制信号(SA),当此装置侦测到欲被修改之位址其位元数目为“m+1"个位元或更多时,则产生第二控制信号(SB),而该n-位元位址修改指令(12)乃读自于上述程式ROM(11),并且具有控制位元部份(12-1)及m-位元(n>m)运算元部份(12-2);第-m-位元位址计数器装置(14),位址修改指令运算元部份(12-2)之位址修改资料被写入此装置(14);第一资料输入闸装置(13)当上述侦测装巨(16)侦测到一位址修改指令时,它响应于来自上述侦测装置(16)之第一控制信号(SA),以将储存于运算元部份(12-2)之位址修改资料输入至上述之第一位址计数器装置;第二位址计数器装置(18),控制位元部份(12-1)资料之部份被写入此装置(18),以做为位址修改资料;及第二资料输入闸装置(17),当上述侦测装置(16)侦测到一位址修改指令,且此位址修改指令之位元长度为“m+1"个位元或更多,它响应于来自上述侦测装置(16)之第二控制信号(SB),以将控制位元部份资料之部份输入至上述之第二位址计数器装置(18),因此,一“m+k"一位元位址输出可自上述之第一及第二位址计数器装置(14,18)获得,而且此“m+k"个输出位元同时地输入上述之程式ROM(11)。12.依据申请专利范围第11项之位址修改电路,其特征乃在于,上述之侦测装置(16)包含一解码装置,此解码装置用以解码控制位元部份(12-1)之控制位元资料。13.依据申请专利范围第12项之位址修改电路,其特征乃在于上述之解码装置包含一罩式ROM。14.依技申请专利范围第11项之位址修改电路,其特征乃在于上述之侦测装置(16)包含解码装置及传输装置,此解码装置用以解码控制位元部份(12-1)之控制位元资料,而此传输装置则用以将包含于控制位元部份并且做为位址修改之资料传输至上述之第二位址计数器装置(18)。15.依据申请专利范围第14项之位址修改电路,其特征乃在于,上述之解码装置包含一罩式ROM。16.依据申请专利范围第11项之位址修改电路,其特征乃在于,上述之侦测装置(16)包含第一解码装置(16)及第二解码装置(16C),此第一解码装置(16A)用以解码控制位元部份(12-1)之控制位元资料,而此第二解码装置(16C)则用以解码做为位址修改及包含于控制位元部份(12-1)之资料,并且将已解码之输出传输至上述之第二位址计数器装置(18)。17.依据申请专利范围第16项之位址修改电路,其特征乃在于,每一上述之第一及第二装置(16A,16C)包含一罩式ROM。图示简单说明:图1是居先技艺术位址修改电路之方块图。图2是实施于本发明的位址修改电路之方块图。图3是微电脑一部份之方块图。图4A至4C显示图2与图3侦测电路控制位元资料之实际装配。图5显示图2与图3资料输入闸之实际装置。
地址 日本国神奈川县川崎巿幸区堀川町七十二番地