主权项 |
一种接收信号强度检测电路,其特征在于:所述接收信号强度检测电路包括非平衡源级交叉耦合对电路、局部正反馈负载电路和输出端钳位电路:所述非平衡源级交叉耦合对电路包括第一PMOS晶体管(M1)、第二PMOS晶体管(M2)、第三PMOS晶体管(M3)、第四PMOS晶体管(M4)、第五PMOS晶体管(M5)、第六PMOS晶体管(M6)、第七PMOS晶体管(M7);所述局部正反馈负载电路包括第八NMOS晶体管(M8)、第九NMOS晶体管(M9)、第十NMOS晶体管(M10)、第十一NMOS晶体管(M11)、第十二NMOS晶体管(M12)、第十三NMOS晶体管(M13)、第十四NMOS晶体管(M14)、第十五NMOS晶体管(M15)、第十六NMOS晶体管(M16)、第十七NMOS晶体管(M17)、第十八NMOS晶体管(M18)、第十九NMOS晶体管(M19)、第二十PMOS晶体管(M20)、第二十一PMOS晶体管(M21)、第二十二NMOS晶体管(M22)、第二十三NMOS晶体管(M23);所述输出端钳位电路包括负载电阻(R1)、第二十四PMOS晶体管(M24)、运算放大器(OP)和实现对非平衡源级交叉耦合对电路以及局部正反馈负载电路的复制的输出偏置电位提供电路Replica;在非平衡源级交叉耦合对电路中,第一PMOS晶体管(M1)和第二PMOS晶体管(M2)的栅极接射频输入信号的正级,第三PMOS晶体管(M3)和第四PMOS晶体管(M4)的栅极接射频输入信号的负级;第一PMOS晶体管(M1)和第二PMOS晶体管(M2)的源级接第五PMOS晶体管(M5)的漏极,第三PMOS晶体管(M3)和第四PMOS晶体管(M4)的源级接第六PMOS晶体管(M6)的漏极;第五PMOS晶体管(M5)、第六PMOS晶体管(M6)、第七PMOS晶体管(M7)组成电流镜结构,构成提供偏置电流的偏置电路;在局部正反馈负载电路中,第八NMOS晶体管(M8)和第九NMOS晶体管(M9)的栅极接第九NMOS晶体管(M9)的漏极,第八NMOS晶体管(M8)的漏极接第二十一NMOS晶体管(M21)的漏极,第九NMOS晶体管(M9)和第十NMOS晶体管(M10)的漏极接第一PMOS晶体管(M1)的漏极,第十NMOS晶体管(M10)的栅极接第十二NMOS晶体管(M12)的漏极,第十一NMOS晶体管(M11)的栅极接第十NMOS晶体管(M10)的漏极,第十二NMOS晶体管(M12)和第十三NMOS晶体管(M13)的栅极都接第十二NMOS晶体管(M12)漏极,第十三NMOS晶体管(M13)的漏极接第二十一NMOS晶体管(M21)的漏极,第十二NMOS晶体管(M12)的漏极接第三PMOS晶体管(M3)的漏极;第十四NMOS晶体管(M14)和第十五NMOS晶体管(M15)的栅极接第十五NMOS晶体管(M15)漏极,第十四NMOS晶体管(M14)的漏极接第二十NMOS晶体管(M20)的漏极,第十五NMOS晶体管(M15)和第十六NMOS晶体管(M16)的漏极接第二PMOS晶体管(M2)的漏极,第十六NMOS晶体管(M16)的栅极接第十八NMOS晶体管(M18)的漏极,第十七NMOS晶体管(M17)的栅极接第十五NMOS晶体管(M15)的漏极,第十八NMOS晶体管(M18)和第十九NMOS晶体管(M19)的栅极都接第十八NMOS晶体管(M18)漏极,第十九NMOS晶体管(M19)的漏极接第二十NMOS晶体管(M20)的漏极,第十八NMOS晶体管(M12)的漏极接第四PMOS晶体管(M4)的漏极;第八NMOS晶体管(M8)、第九NMOS晶体管(M9)、第十NMOS晶体管(M10)、第十一NMOS晶体管(M11)、第十二NMOS晶体管(M12)、第十三NMOS晶体管(M13)、第十四NMOS晶体管(M14)、第十五NMOS晶体管(M15)、第十六NMOS晶体管(M16)第十七NMOS晶体管(M17)和第十八NMOS晶体管(M18)的源极接地;第二十PMOS晶体管(M20)和第二十一PMOS晶体管(M21)的栅极都接到第二十PMOS晶体管(M20)的漏极,第二十PMOS晶体管(M20)和第二十一PMOS晶体管(M21)的源极接电源,第二十PMOS晶体管(M20)的漏极接第十四NMOS晶体管(M14)和第十九NMOS晶体管(M19)的漏极,第二十一PMOS晶体管(M21)的漏极接到第八NMOS晶体管(M8)、第十三NMOS晶体管(M13)和第二十二NMOS晶体管(M22)的漏极、第二十二NMOS晶体管(M22)和第二十三NMOS晶体管(M23)的栅极都接到第二十二NMOS晶体管(M22)的漏极,第二十二NMOS晶体管(M22)和第二十三NMOS晶体管(M23)的源极都接地,第二十三NMOS晶体管(M23)的漏极接负载电阻(R1)和第二十四PMOS晶体管(M24)的漏极;在输出端钳位电路中,负载电阻(R1)一端接电源,另一端接第二十三NMOS晶体管(M23)和第二十四PMOS晶体管(M24)的漏极,第二十四PMOS晶体管(M24)的源极接电源,第二十四PMOS晶体管(M24)的栅极接运算放大器(OP)的输出;运算放大器(OP)的正极接输出偏置电位提供电路Replica的输出端,运算放大器(OP)的负极接参考电压。 |