发明名称 |
锁相环电路 |
摘要 |
一种锁相环电路,包括:主路径,通过该主路径传播输入信号并且输出实际信号;主反馈路径,通过该主反馈路径将实际信号反馈回所述主路径的输入级;以及局部反馈路径,通过该局部反馈路径执行从所述主路径的中间的路径到输入级侧的中间的路径的反馈;主路径包括相位检测器、环路滤波器、以及受控振荡器,局部反馈路径包括复制物部分、延迟部分、第一减法器、以及第二减法器。 |
申请公布号 |
CN101944911A |
申请公布日期 |
2011.01.12 |
申请号 |
CN201010215423.7 |
申请日期 |
2010.06.24 |
申请人 |
索尼公司 |
发明人 |
源代裕治 |
分类号 |
H03L7/08(2006.01)I;H03L7/099(2006.01)I |
主分类号 |
H03L7/08(2006.01)I |
代理机构 |
北京市柳沈律师事务所 11105 |
代理人 |
黄小临 |
主权项 |
一种锁相环电路,包括:主路径,通过该主路径传播输入信号并且输出实际信号;主反馈路径,通过该主反馈路径将实际信号反馈回所述主路径的输入级;以及局部反馈路径,通过该局部反馈路径执行从所述主路径的中间的路径到输入级侧的中间的路径的反馈;所述主路径包括:相位检测器,布置在输入级中,被配置为检测输入信号和实际信号的相位;环路滤波器,布置在所述相位检测器的输出侧;以及受控振荡器,被配置为以对应于来自所述环路滤波器的输出信号的频率进行振荡以产生振荡信号,由此将振荡信号作为实际信号输出到所述主反馈路径,以及所述局部反馈路径包括:复制物部分,向其输入来自所述环路滤波器的输出信号,并且该复制物部分起所述受控振荡器的复制物的作用;延迟部分,被配置将来自所述复制物部分的输出信号延迟电路死区时间;第一减法器,被配置为获得至延迟部分的输入信号和来自所述延迟部分的输出信号之间的差;以及第二减法器,被配置为从来自所述第一减法器的输出信号中减去通过将所述环路滤波器内的内部信号乘以恒定值而获得的信号,由此将作为结果的信号输出到所述环路滤波器的输入侧。 |
地址 |
日本东京都 |