发明名称 移位寄存器电路
摘要 一种移位寄存器电路,串接多数组移位寄存器单元组成,每一组移位寄存器包括第一晶体管、第二晶体管、第三晶体管,以及反相器。其中,第一晶体管的第一源/漏极端接收一输入信号,栅极端接收反相时钟信号。第二晶体管的第一源/漏极端接收时钟信号,栅极端耦接至第一晶体管的第二源/漏极端,第二晶体管的第二源/漏极端输出一输出信号。第三晶体管的第一源/漏极端耦接至第二晶体管的第二源/漏极端,第三晶体管的第二源/漏极端耦接至地。而反相器的输入端耦接至第一晶体管的第二源/漏极端,输出端耦接至第三晶体管的栅极端。
申请公布号 CN101079325B 申请公布日期 2010.12.29
申请号 CN200610089824.6 申请日期 2006.05.24
申请人 奇美电子股份有限公司 发明人 曾名骏;黄建翔;郭鸿儒
分类号 G11C19/28(2006.01)I 主分类号 G11C19/28(2006.01)I
代理机构 北京市柳沈律师事务所 11105 代理人 吕晓章;李晓舒
主权项 一种移位寄存器电路,由多个移位寄存器单元串接组成,每一上述移位寄存器单元接收一时钟信号与一反相时钟信号,每一上述移位寄存器单元包括:一第一晶体管,该第一晶体管的第一源/漏极端接收一输入信号,该第一晶体管的栅极端接收该时钟信号与该反相时钟信号二者之一;一第二晶体管,该第二晶体管的第一源/漏极端接收该时钟信号与该反相时钟信号二者之一,该第二晶体管的栅极端耦接至该第一晶体管的第二源/漏极端,该第二晶体管的第二源/漏极端输出一输出信号;一第三晶体管,该第三晶体管的第一源/漏极端耦接至该第二晶体管的第二源/漏极端,该第三晶体管的第二源/漏极端耦接至一电源端;以及一反相器,该反相器的输入端耦接至该第一晶体管的第二源/漏极端,该反相器的输出端耦接至该第三晶体管的栅极端。其中,每一上述移位寄存器单元中的该第一晶体管与该第二晶体管所接收的时钟信号不同,且两相邻的上述移位寄存器单元中的该第一晶体管与该第二晶体管所接收的该时钟信号与该反相时钟信号相反。
地址 中国台湾台南县