发明名称 | LDPC解码方法和装置 | ||
摘要 | 描述了灵活的并且硬件效率较高的LDPC解码器。利用小于用于控制解码过程的码结构的全部并行度的并行度级别实现所述解码器。每个用于描述码结构的相对简单控制码命令能被存储并被执行多次以完成码字解码。使用相同控制码指令组来支持不同的码字长度,但根据码字长度,码被实现的次数不同。在不需要改变储存的码描述信息的情况下,仅通过改变指示码字长度和用于控制解码过程的码提升因子,所述解码器能在对不同长度的码字进行解码之间切换。当解码比最大可支持码字长度短的码字时,一些块存储单元可以不使用。 | ||
申请公布号 | CN101895301A | 申请公布日期 | 2010.11.24 |
申请号 | CN201010255866.9 | 申请日期 | 2005.07.20 |
申请人 | 高通股份有限公司 | 发明人 | 汤姆·理查森;金辉;弗拉基米尔·诺维奇科夫 |
分类号 | H03M13/11(2006.01)I | 主分类号 | H03M13/11(2006.01)I |
代理机构 | 永新专利商标代理有限公司 72002 | 代理人 | 张扬;王英 |
主权项 | 一种实现可编程LDPC解码器系统的方法,所述方法包括步骤:在第一时间周期期间,将第一组解码指令存储到LDPC解码器的一个模块中,所述第一组解码指令对应于第一LDPC码结构;操作所述LDPC解码器以使用所述存储的解码指令结构执行LDPC解码操作;在第二时间周期期间,存储第二组解码指令,所述第二组解码指令不同于所述第一组解码指令,并且对应于不同于所述第一LDPC码结构的第二LDPC码结构;以及操作所述解码器以使用所述存储的第二组解码指令执行LDPC解码操作。 | ||
地址 | 美国加利福尼亚 |