发明名称 时钟同步电路
摘要 本发明公开了一种应用于高速并行数据串行化系统当中的时钟同步电路,包括一个延时链模块、延时链控制模块、采样模块和电平转换模块。以上模块在树结构并串转换电路和移位寄存器并串转换电路结合的高速并行数据串行化系统中形成一个可控的延时链回路,通过对CMOS Logical时钟电平的延时,达到两种不同电平时钟的同步。本发明与现有技术相比,延时是可控的,且大大节约了系统功耗。
申请公布号 CN101867376A 申请公布日期 2010.10.20
申请号 CN200910030822.3 申请日期 2009.04.17
申请人 苏州亮智科技有限公司 发明人 卞兴中;庄志青;黄明
分类号 H03M9/00(2006.01)I;H03K5/135(2006.01)I 主分类号 H03M9/00(2006.01)I
代理机构 代理人
主权项 一种时钟同步电路,该电路应用于高速并行数据串行化系统,所述系统包括静态逻辑并行数据串行化电路、电流模逻辑并行数据串行化电路、电平转换电路和时钟分频电路,其工作原理是较多位数的并行数据首先经过静态逻辑串行化电路,再经过电流模逻辑串行化电路,最终转化为高速串行数据,其特征是在于:所述电路包括一个可控的延时链回路,该延时链回路包括延时链模块、采样模块、电平转换模块和延时链控制模块,该延时链回路是通过以下步骤实现时钟同步的:a.采样模块利用CML时钟采集静态逻辑电路输出数据的时钟,得到沿采样数据;b.将沿采样数据经过电平转换成为静态逻辑电平信号;c.延时链控制模块采集经过电平转换的沿采样数据,根据沿采样数据向延时链模块发出延时控制信号。d.延时链模块根据延时链控制模块的指令,对经过电平转换的时钟信号进行延时处理,并将处理后的时钟信号传送至静态逻辑并行数据串行化电路。
地址 215021 江苏省苏州市苏州工业园区金鸡湖大道1355号国际科技园二期D102-2