发明名称 |
数字通信系统的链路帧同步系统及方法 |
摘要 |
本发明公开了一种数字通信系统的链路帧同步系统及方法,所述方法包括以下步骤:步骤1:接收数据缓冲模块在时钟发生模块的控制下接收外部串行输入数据,对其进行串并转换后传送至帧同步模块;步骤2:所述帧同步模块将接收数据缓冲模块传送的数据存入寄存器和并行寄存器组阵列,并依次进行串行移位,每次串行移位后在并行寄存器组阵列的固定位置检测帧同步码组信息进行帧同步,将检测到的含有帧同步码组信息的帧数据传送至并行数据输出模块进行数据输出。本发明的数据通信系统的链路帧同步方法采用串并相结合的方法,实现链路帧同步时逻辑控制较为简单,大大减少了寄存器资源占用率。 |
申请公布号 |
CN101179372B |
申请公布日期 |
2010.09.15 |
申请号 |
CN200610063519.X |
申请日期 |
2006.11.07 |
申请人 |
海能达通信股份有限公司 |
发明人 |
郑良德 |
分类号 |
H04L7/08(2006.01)I;H04B7/26(2006.01)I;H04J3/06(2006.01)I;H04L1/00(2006.01)I |
主分类号 |
H04L7/08(2006.01)I |
代理机构 |
深圳中一专利商标事务所 44237 |
代理人 |
张全文 |
主权项 |
一种数字通信系统的链路帧同步方法,其特征在于,所述方法包括以下步骤:步骤1:接收数据缓冲模块在时钟发生模块的控制下接收外部串行输入数据,对其进行串并转换后传送至帧同步模块;步骤2:所述帧同步模块将接收数据缓冲模块传送的数据存入其内部的寄存器和并行寄存器组阵列,并依次进行串行移位,每次串行移位后在并行寄存器组阵列的固定位置检测帧同步码组信息进行帧同步,将检测到的含有帧同步码组信息的帧数据传送至并行数据输出模块进行数据输出。 |
地址 |
518057 广东省深圳市南山区高新技术产业园北区北环路好易通大厦 |