发明名称 待命状态时具有低电流消耗量的马达驱动电路
摘要
申请公布号 TWI330448 申请公布日期 2010.09.11
申请号 TW096112470 申请日期 2007.04.10
申请人 茂达电子股份有限公司 发明人 陈昆民;黎清胜;江学士
分类号 H02P1/16 主分类号 H02P1/16
代理机构 代理人 戴俊彦 台北县永和市福和路389号6楼之3;吴丰任 台北县永和市福和路389号6楼之3
主权项 一种于待命状态时具有低电流消耗量的马达驱动电路,包含:一驱动模组,包含:一断电器;一控制模组,其第一输入端系耦接于该断电器之输出端;一震荡器,其输入端系耦接于该断电器之输出端;一计数器,其第一输入端系耦接于该断电器之输出端,且第二输入端系耦接于该震荡器之输出端;一S-R闩(Latch),其设定端(Set)系耦接于该计数器之输出端,且正逻辑输出端系耦接于该断电器之输入端;一霍尔感应器偏压电路(Hall bias),其输入端系耦接于该断电器之输出端;一锁定/重启模组(Lock_Restart module),其第一输入端系耦接于该断电器之输出端,且输出端系耦接于该控制模组之第二输入端;一H型全桥电路,其第一输入端系耦接于该控制模组之第一输出端,第二输入端系耦接于该控制模组之第二输出端,第三输入端系耦接于该控制模组之第三输出端,且第四输入端系耦接于该控制模组之第四输出端;一运算放大器,其第一输出端系耦接于该控制模组之第三输入端,第二输出端系耦接于该控制模组之第四输入端,且第一输入端系耦接于该断电器之输出端;一比较器,其第一输入端系耦接于该运算放大器之第一输出端,第二输入端系耦接于该运算放大器之第二输出端,第三输入端系耦接于该断电器之输出端,且第一输出端系耦接于该锁定/重启模组之第二输入端;及一第一电晶体,其闸极系耦接于该比较器之第二输出端;一霍尔感应器,其输入端系耦接于该霍尔感应器偏压电路之输出端,第一输出端系耦接于该运算放大器之第一输入端,且第二输入端系耦接于该运算放大器之第二输入端;一脉冲调变讯号源,耦接于该计数器之第三输入端、该S-R闩之重置端(Reset)、以及该控制模组之第五输入端;及一马达,其第一输入端系耦接于该H型全桥电路之第一输出端,且第二输入端系耦接于该H型全桥电路之第二输出端。如请求项1所述之马达驱动电路,另包含:一频率产生电阻,其第一端系耦接于该第一电晶体之汲极;一电压源,其输出端系耦接于该频率产生电阻之第二端;一二极体,其第一端系耦接于该频率产生电阻之第二端;及一电容,其第一端系耦接于该二极体之第二端与该驱动模组之电压输入端。如请求项1所述之马达驱动电路,其中该H型全桥电路系包含:一第一P型金氧半电晶体,其闸极系耦接于该H型全桥电路之第一输入端;一第二二极体,其第一端系耦接于该第一P型金氧半电晶体之汲极,且第二端系耦接于该第一P型金氧半电晶体之源极;一第二P型金氧半电晶体,其闸极系耦接于该H型全桥电路之第三输入端;一第三二极体,其第一端系耦接于该第二P型金氧半电晶体之汲极,且第二端系耦接于该第二P型金氧半电晶体之源极;一第一N型金氧半电晶体,其闸极系耦接于该H型全桥电路之第二输入端,且汲极系耦接于该第一P型金氧半电晶体之汲极;一第四二极体,其第一端系耦接于该第一N型金氧半电晶体之源极,且第二端系耦接于该第一N型金氧半电晶体之汲极;一第二N型金氧半电晶体,其闸极系耦接于该H型全桥电路之第四输入端,汲极系耦接于该第二P型金氧半电晶体之汲极,且源极系耦接于该第一N型金氧半电晶体之源极;及一第五二极体,其第一端系耦接于该第二N型金氧半电晶体之源极,且第二端系耦接于该第二N型金氧半电晶体之汲极。如请求项3所述之马达驱动电路,其中该第一P型金氧半电晶体之源极系耦接于一直流电压源,且该第一N型金氧半电晶体之源极系接地。
地址 新竹市新竹科学工业园区笃行一路6号