发明名称 |
像素阵列以及显示面板 |
摘要 |
一种像素阵列,其包括多条扫描线、多条数据线、多个第一像素以及多个第二像素。第一像素与第二像素位于同一条数据线的相对两侧且与同一条数据线连接,第一像素位于相邻两奇数条扫描线之间,第二像素位于相邻两偶数条扫描线之间。第一像素电连接奇数条扫描线,且第二像素电连接偶数条扫描线,第一像素的第一晶体管与第二像素的第二晶体管的设置形态为:使对应的漏极与栅极重叠区域同步地减小或变大,以使得像素因漏极与栅极重叠区域变化所导致的栅极-漏极寄生电容变化趋于一致,避免闪烁与画面显示不均问题。另外,提出一种显示面板。 |
申请公布号 |
CN101762917A |
申请公布日期 |
2010.06.30 |
申请号 |
CN200910215128.9 |
申请日期 |
2009.12.21 |
申请人 |
深超光电(深圳)有限公司 |
发明人 |
柳智忠 |
分类号 |
G02F1/1362(2006.01)I;G02F1/1368(2006.01)I;H01L23/528(2006.01)I |
主分类号 |
G02F1/1362(2006.01)I |
代理机构 |
深圳市威世博知识产权代理事务所(普通合伙) 44280 |
代理人 |
丁建春;陈华 |
主权项 |
一种像素阵列,其特征在于,包括:多条扫描线以及多条数据线,该些数据线与该些扫描线相交,其中每一数据线在其一侧与相邻两奇数条扫描线定义出一第一像素区,且在其另一侧与相邻两偶数条扫描线定义一第二像素区,该些第一像素区与该些第二像素区相邻且分别位于该数据线的两侧;多个第一像素,分别位于该些第一像素区内,每一第一像素包括一第一晶体管以及与该第一晶体管连接的一第一像素电极;多个第二像素,分别位于该些第二像素区内,每一第二像素包括一第二晶体管以及与该第二晶体管连接的一第二像素电极,且同一条数据线两侧的该些第一像素与该些第二像素电连接至该数据线;其中,每一第一晶体管的一第一漏极自每一第一晶体管的一第一栅极的突出方向与每一第二晶体管的一第二漏极自每一第二晶体管的一第二栅极的突出方向一致。 |
地址 |
518100 广东省深圳市宝安区龙华街道办民清路北深超光电科技园A栋首层 |