发明名称 融合高速存储器和DMA通道的视频解码优化方法
摘要 本发明公开了融合高速存储器和DMA通道的视频解码优化方法,其特征在于,包括:解码器预先获取下一个解码步骤将要读取的数据所在内存存储起始地址PDATA和数据长度LDATA;根据芯片上SRAM存储器被映射到的具体地址空间,获取该地址空间的起始地址PSRAM;选择芯片上闲置的DMA通道的控制器,将解码数据从指定的内存位置通过DMA通道传输至指定的SRAM存储器位置;解码器存取SRAM存储器进行数据解码运算;通过DMA技术将解码运算结果从SRAM存储器中传回至内存并存储。本发明所公开的方法,有效的提高了视频解码的速度。
申请公布号 CN101720040A 申请公布日期 2010.06.02
申请号 CN200910216191.4 申请日期 2009.11.11
申请人 四川长虹电器股份有限公司 发明人 徐锦亮;刘柏良
分类号 H04N7/26(2006.01)I 主分类号 H04N7/26(2006.01)I
代理机构 成都九鼎天元知识产权代理有限公司 51214 代理人 林辉轮;熊晓果
主权项 融合高速存储器和DMA通道的视频解码优化方法,其特征在于,包括:步骤S1,解码器预先获取下一个解码步骤将要读取的数据所在内存存储起始地址PDATA和数据长度LDATA;步骤S2,根据芯片上SRAM存储器被映射到的具体地址空间,获取该地址空间的起始地址PSRAM;步骤S3,选择芯片上闲置的DMA通道的控制器,将解码数据从指定的内存位置通过DMA通道传输至指定的SRAM存储器位置;步骤S4,解码器存取SRAM存储器进行数据解码运算;步骤S5,通过DMA技术将解码运算结果从SRAM存储器中传回至内存并存储。
地址 621000 四川省绵阳市高新区绵兴东路35号