发明名称 Memory circuit having parity cell array
摘要
申请公布号 EP1746606(B1) 申请公布日期 2010.03.31
申请号 EP20060021810 申请日期 2002.10.22
申请人 FUJITSU MICROELECTRONICS LIMITED 发明人 FUJIOKA, SHINYA;FUJIEDA, WAICHIRO;HARA, KOTA;KOGA, TORU;MORI, KATSUHIRO
分类号 G11C29/00;G06F11/10;G11C11/406;G11C29/42 主分类号 G11C29/00
代理机构 代理人
主权项
地址