发明名称 应用于TD-SCDMA覆盖系统的基带检波同步模块
摘要 本发明应用于TD-SCDMA覆盖系统的基带检波同步模块包括射频接收机以及基带处理子模块,所述射频接收机将接收到的TD-SCDMA射频信号解调出模拟下行基带I/Q信号,基带处理子模块对射频接收机输入的模拟下行基带I/Q信号进行数字化处理后获得帧同步信息,根据该帧同步信息输出控制信号至TD-SCDMA覆盖系统,以控制覆盖系统的上、下行链路的通断状态,当基站信号为下行时隙时,则控制覆盖系统的上行链路关闭、下行链路打开;否则,则控制下行链路关才、上行链路打开。本发明在保持成本较低的前提下提供更为优越的同步性能,使得TD-SCDMA覆盖系统可以精确稳定地实现上下行时隙的切换,完成无缝的信号放大和转发功能。
申请公布号 CN100574292C 申请公布日期 2009.12.23
申请号 CN200610036520.3 申请日期 2006.07.17
申请人 京信通信技术(广州)有限公司 发明人 赖文强
分类号 H04L25/38(2006.01)I;H04J13/00(2006.01)I 主分类号 H04L25/38(2006.01)I
代理机构 广州三环专利代理有限公司 代理人 刘延喜
主权项 1、一种应用于TD-SCDMA覆盖系统的基带检波同步模块,其特征在于:包括射频接收机和基带处理子模块;射频接收机的输入端与TD-SCDMA覆盖系统的耦合器的输出端连接,射频接收机的输出端则与基带处理子模块的输入端连接,基带处理子模块的输出端则分别连接TD-SCDMA覆盖系统的上、下行链路;所述射频接收机将由耦合器输入的下行射频信号进行解调后得到基带I/Q信号,并将基带I/Q信号输出至基带处理子模块;所述基带处理子模块将由射频接收机接收到的下行基带I/Q信号进行数字化处理后获得帧同步信息,根据该帧同步信息输出控制信号至TD-SCDMA覆盖系统的上、下行链路以分别控制其通断状态,当基站信号为下行时隙时,则控制上行链路关闭、下行链路打开;否则,则控制下行链路关闭、上行链路打开;所述基带处理子模块包括A/D采样电路、FIR数字滤波器、基带检波模块、同步搜索模块、同步结果验证模块、控制信号产生模块、控制信号驱动模块、MCU最小系统、AGC模块以及PLL配置模块;A/D采样电路完成基带I/Q信号的模数转换,其输入端与射频接收机的输出端连接,其输出端与FIR数字滤波器的输入端连接;FIR数字滤波器将数字化的基带I/Q信号进行滤波,其输出端与基带检波模块的输入端连接;基带检波模块将从FIR滤波器传输来的信号中提取出用于同步的基带包络检波信号,其输出端分别与同步搜索模块和AGC模块的输入端相连接;同步搜索模块根据下行同步码时隙及其两边的GP时隙的包络特征对基带检波模块输入的基带包络检波信号进行下行同步的搜索判别,找出TD-SCDMA信号的下行同步码位置,其输出端与同步结果验证模块的输入端相连接;同步结果验证模块对同步搜索模块输入的同步指示信号进行验证,其输出端分别与基带检波模块、同步搜索模块、控制信号产生模块、MCU最小系统、AGC模块以及PLL配置模块的输入端相连接;控制信号产生模块根据同步结果验证模块输入的同步控制信号及MCU最小系统输入的上、下行切换点信息产生切换控制信号,其输出端与控制信号驱动模块的输入端相连接;MCU最小系统接收覆盖系统的监控子系统的信息,通过PLL配置模块及AGC模块配置射频接收机的工作载波频点及链路ATT设置,获得TD-SCDMA的上、下行切换点信号,其输出端与AGC模块及PLL配置模块的输入端相连接;AGC模块与PLL配置模块的输出端与射频接收机的输入端相连接,AGC模块根据输入的包络强度调整输出的ATT控制值,从而调整射频接收机的链路ATT,使射频接收机输出的信号强度保持在适当的范围;控制信号驱动模块将控制信号产生模块输入的切换控制信号转换为系统所需要的电平信号,其输出端分别与TD-SCDMA覆盖系统的上、下行链路连接。
地址 510663广东省广州市科学城神舟路10号