发明名称 分数N频率合成器内的数字增量求和调制器
摘要 本发明所提供的控制分数N频率合成器(10)内的多模分频器(34)的数字增量求和调制器(100)的特征是在一个前馈电路拓扑结构内的一些级联的增量求和调制器级(102,104,106),以将可能的多模控制输出值扩展到从-1到+1的范围之间。一个直接输入端接收N比特输入控制字(112),它可以被例如二进制补码格式的正弦波抖动。这种数字增量求和调制器可以是任何类型的,并且包括一些级联的累加器(114,134,154)和流水线式累加器拓扑结构。
申请公布号 CN100555874C 申请公布日期 2009.10.28
申请号 CN03814172.8 申请日期 2003.06.11
申请人 诺基亚有限公司 发明人 J·P·帕塔纳
分类号 H03M3/00(2006.01)I 主分类号 H03M3/00(2006.01)I
代理机构 北京市金杜律师事务所 代理人 王茂华;李 辉
主权项 1.一种控制分数N频率合成器内的多模分频器的数字增量求和调制器,所述数字增量求和调制器包括:以前馈电路拓扑结构级联的多个增量求和调制器级,该增量求和调制器级定义一个高阶增量求和调制器;所述多个增量求和调制器级的第一级包括累加器,该累加器具有:第一输入,用于接收布置用于选择所期望的频率的符号比特控制字,第二输入装置,用来接收一个规定供选择的所希望频率的输入控制字,所述所希望的频率具有一个整数组成部分和一个分数组成部分,其中所述所希望的频率通过将所述分数组成部分加上所述整数部分或者通过从所述整数部分减去所述分数组成部分来选择,以及输出端,其布置为产生符号比特信号,所述符号比特信号用于与第一累加器的第一进位信号组合用以产生指示上溢或下溢的输出控制信号;以及耦合到所述增量求和调制器级上的逻辑装置,用来检测和确定一个频率相对所希望的频率的量和方向,以产生一个经加权的M比特输出多模分频器控制字。
地址 芬兰埃斯波