发明名称 |
存储器装置 |
摘要 |
第1存储器芯片(10a~10d)具有作为用来存储数据的存储单元的存储器单元,但不具有作为用来补救存储单元的错误位的冗余存储单元的冗余存储器单元。进一步,只具有最低限度的逻辑器,以便利用第2存储器芯片的控制逻辑器进行工作。第2存储器芯片(20)既具有进行存储器单元和冗余存储器单元等存储器控制的控制逻辑器,也具有用来补救第1存储器芯片(10a~10d)的错误位的冗余存储器单元。存储器装置1将第1存储器芯片和第2存储器芯片层叠而构成。 |
申请公布号 |
CN100538883C |
申请公布日期 |
2009.09.09 |
申请号 |
CN200510104053.9 |
申请日期 |
2005.09.14 |
申请人 |
夏普株式会社 |
发明人 |
佐藤知稔 |
分类号 |
G11C11/401(2006.01)I;G11C11/41(2006.01)I;G11C7/00(2006.01)I;G11C29/00(2006.01)I |
主分类号 |
G11C11/401(2006.01)I |
代理机构 |
中国专利代理(香港)有限公司 |
代理人 |
浦柏明;叶恺东 |
主权项 |
1. 一种存储器装置,其特征在于,包含存储器搭载单元,其是在厚度方向层叠构成的多个存储器搭载单元(10a~10d、20、100a~100d、200),具有存储数据的存储单元(11)和用来存储该存储单元(11)的缺陷部分中应存储的数据的冗余存储单元(22、26)这两者之中的至少1个,上述多个存储器搭载单元(10a~10d、20、100a~100d、200)具备:具有上述存储单元(11)但不具有上述冗余存储单元的第1存储器搭载单元(10a~10d、100a~100d);以及具有上述冗余存储单元(22、26)但不具有上述存储单元的第2存储器搭载单元(20、200),上述第2存储器搭载单元(20、200)具有:控制单元(21、25),其进一步将上述第1存储器搭载单元(10a~10d、100a~100d)具备的存储单元(11)的缺陷部分的存储器空间分配给上述第2存储器搭载单元(20、200)的冗余存储单元(22、26),控制对上述第1存储器搭载单元(10a~10d、100a~100d)的存储单元(11)及上述第2存储器搭载单元(20、200)的冗余存储单元(22、26)的数据写入和读出,上述多个存储器搭载单元(10a~10d、20、100a~100d、200)具备:1个或多个上述第1存储器搭载单元(10a~10d、100a~100d);以及1个上述第2存储器搭载单元(20、20)。 |
地址 |
日本大阪市 |