发明名称 半导体设备及其测试方法
摘要 本发明的目的是提供一种半导体设备,允许对已经是不可校正的、作为利用冗余的补救的对象的位图案、以及由于添加单比特失效位而导致不可校正的位图案进行纠错。本发明提出了一种用于半导体设备的测试方法,所述半导体设备设置有使用由第一编码和第二编码组成的乘积码以实现存储器的纠错的ECC电路,所述测试方法包括以下步骤:获得通过分别根据第一编码和第二编码的独立校正操作实现的第一通过/失效确定结果和第二通过/失效确定结果;将该结果分别记录在第一失效存储器和第二失效存储器中;执行与第一失效存储器的内容与第二失效存储器的内容有关的指定逻辑运算,如与运算;并根据逻辑运算的结果,对失效位和潜在失效位进行补救。
申请公布号 CN100533593C 申请公布日期 2009.08.26
申请号 CN200510062920.7 申请日期 2005.03.30
申请人 尔必达存储器股份有限公司 发明人 利穗吉郎;伊藤丰
分类号 G11C11/4078(2006.01)I;G11C29/00(2006.01)I;G06F11/00(2006.01)I 主分类号 G11C11/4078(2006.01)I
代理机构 中科专利商标代理有限责任公司 代理人 朱进桂
主权项 1、一种半导体设备,包括:ECC电路,使用由第一编码和第二编码组成的乘积码,执行存储器的纠错;以及控制器,用于控制所述第一编码和所述第二编码,并且用于使所述第一编码和第二编码中的一个编码独立操作。
地址 日本东京